简介:
基于高云GW1NSR_4CQN48P,内置CORTEX-M3核,最小系统板测试版,5V_IN供电
特点:
JTAG 4孔引出,适配JLINK+FPGA调试器(FT232HQ下载)
25个闲置PIN,全部可作为FPGA约束,其中一部分可以作为M3核GPIO
喜欢高云FPGA的小伙伴,留言一起玩吧
00创立时间:2021-6-18(michey98)
01更新时间:2021-6-27 12:02:33(michey98)
02更新时间:2021-7-3 13:49:44,准备使用第二版,接口替换为金手指插槽式版本(michey98)
03更新时间:2021-7-6 22:32:08,第一版验证失败,焊接水平太low各种短路,元器件替换为0805,第二版开工(michey98)
04更新时间:2021-7-7 08:15:11,第二版初步绘制(an_ye)
05更新时间:2021-7-8 20:57:34,第二版绘制完毕(an_ye)
!注意:请使用浏览器自带下载,迅雷等下载软件可能无法下载到有效资源。
欢迎加入EEWorld参考设计群,也许能碰到搞同一个设计的小伙伴,群聊设计经验和难点。 入群方式:微信搜索“helloeeworld”或者扫描二维码,备注:参考设计,即可被拉入群。 另外,如您在下载此设计遇到问题,也可以微信添加“helloeeworld”及时沟通。
EEWorld Datasheet 技术支持