先进集成电路封装技术是“超越摩尔定律”上突出的技术亮点。在每个节点上,芯片微缩将变得越来越困难,越来越昂贵,工程师们正在把多个芯片放入先进的封装中,作为芯片缩放的替代方案。
然而,虽然先进的集成电路封装正在迅速发展,设计工程师和工程管理人员必须跟上这一关键技术的步伐。首先,让我们了解高级IC封装中不断出现的基本术语。
以下是在下一代IC封装技术中使用的10个最常见的术语的简要概述:
2.5 D封装
在2.5D的封装中,模具被堆放或并排放置在一个隔片的顶部,基于硅通孔(TSV)。基座是一个交互器,提供芯片之间的连接。作为传统2D IC封装技术的一个增量步骤,2.5D封装使更细的线条和空间成为可能。
2.5D封装通常用于ASIC、FPGA、GPU和内存立方体。2008年,Xilinx将其大型FPGA划分为4个更小、产量更高的芯片,并将这些芯片连接到一个硅接口上。2.5D封装就此诞生,并最终在高带宽内存(HBM)处理器集成中流行起来。
3D堆叠封装
在3D IC封装中,逻辑模块堆叠在内存模块上,而不是创建一个大型的系统片上(SoC),并且模块通过一个主动交互器连接。与2.5D封装通过导电凸起或TSV将组件堆叠在交互器上不同,3D封装采用多层硅晶片与使用TSV的组件一起嵌入。
TSV是2.5D和3D集成电路封装技术中的关键实现技术。半导体行业一直在使用HBM技术将DRAM封装在3D IC中。
Cu TSV在Si芯片间垂直互连的使用
Intel的Lakefield的FOVEROS是3D封装典型例子,他们把硅片有逻辑的叠加在一起,也兼容常见的PoP封装内存,此外还有Co-EMIB,彻底混合EMIB和FOVEROS。
Chiplet
Chiplet是另一种3D IC封装形式,可使CMOS设备与非CMOS设备实现异构集成。换句话说,它们是更小的SoC,中文的意思就是小芯片。这是将复杂功能进行分解,然后开发出多种具有单一特定功能,可相互进行模块化组装的“小芯片”,如实现数据存储、计算、信号处理、数据流管理等功能,并最终以此为基础,建立一个“小芯片”的芯片网络。
这分解芯片的想法可以提高产量和比单片模具更低的成本。Chiplets允许设计者利用各种各样的IP而不必考虑它们是在哪个节点或技术上制造;它们可以在硅、玻璃和层压板等多种材料上建造。
Fan-Out扇出封装
Fan-Out封装是使用环氧模具复合材料完全嵌入模具,这样就省去了晶片碰撞、熔炼、倒装芯片组装、清洗、下填分配和固化等工艺流程。扇出封装的连接在芯片表面呈扇形展开,以方便更多的外部I/O。这反过来又消除了对交互器的需求,并简化了异构集成的实现。
Fan-Out技术提供了一个比其他封装类型具有更多I/O的小尺寸封装。2016年,iPhone7上的16nm A10处理器和天线开关模组使用了扇出晶圆级封装(Fan-out Wafer Level Packaging,简称FoWLP)技术,取代了传统PCB,从而一举成为科技明星。而A10的制造商台积电是FoWLP技术的领先者。在台积电内部,他们把FoWLP称作InFoWLP,其中In代表integrated,也就是集成的意思。
扇出型晶圆级封装(FOWLP)
扇出型晶圆级封装是一大改进,为晶圆模提供了更多的外部接触空间。将芯片嵌入环氧模塑料内,然后在晶片表面制造高密度重分布层(RDL)和焊料球,形成重组晶片。
通常,它首先将前端处理的晶圆片分割成单个晶圆片,然后将晶圆片在载体结构上分隔开,填充间隙以形成再生晶圆片。FOWLP在封装和应用板之间提供了大量的连接。此外,基板本质上比模具大,所以模具间距更宽松。
硅胶倒装芯片嵌入到玻璃衬底中,然后RDL在芯片上扇动,形成一个贯穿玻璃的通道
异构集成
将单独制造的组件集成到更高级别的组装中的方式,使得功能和操作特性都会得到提升。它使半导体器件制造商能够将来自不同制造工艺流程的功能部件组合成一个单一的复合器件。
为何要用异构集成?
1.研发成本越来越高
芯片行业是典型的人才密集和资金密集型高风险产业,如果没有大量用户摊薄费用,芯片成本将直线上升。华为曾向媒体透露7nm的麒麟980研发费用远超业界预估的5亿美元,紫光展锐的一名工作人员则对记者表示,5G Modem研发费用在上亿美元,光流片就相当费钱,还有团队的持续投入,累计参与项目的工程师有上千人。
2. 设计成本也不断上涨,每一代至少增加30~50%的设计成本
业界人士指出:此前迭代无需考虑新工艺问题,只需了解65nm比90nm小多少,可以直接把90nm上的设计拿到65nm工艺上,重新设计一下马上就能做,整个过程一年半载即可完成。但现在7nm和16nm有很多不一样的地方,不能把16nm的设计直接放到7nm上,从架构到设计到后端都要做很多改变。
异构集成类似于封装内系统集成(SiP);主要指将多个单独制造的部件封装到一个芯片上,而不是在单个衬底上集成多个基片。这增强了功能性,可以对采用不同工艺、不同功能、不同制造商制造的组件进行封装。通过这一技术,工程师可以像搭积木一样,在芯片库里将不同工艺的小芯片组装在一起。异构集成背后的总体思想是将在系统级别上变化的多个组件组合到同一个封装中。
不过,异构集成在延续摩尔定律的同时也面临可靠性、散热、测试难度等多方面的挑战。
高带宽存储器(HBM)
如今,GDDR5经过这么多年的发展已然来到了一个瓶颈,光靠频率提升来提供更大的显存位宽已经没有太大空间,而这势必会反过来影响到GPU的性能发挥。相对于传统的GDDR5显存来说,HBM无疑是更加先进。
HBM是一种标准化的堆叠内存技术,它为堆栈内以及内存和逻辑之间的数据提供了宽通道。基于HBM的封装将内存堆在一起,并使用TSV将它们连接起来,这样创建了更多的I/O和带宽。
HBM也是一种JEDEC标准,它垂直集成了多个层次的DRAM组件,这些组件与应用程序处理器、GPU和SoC一起在封装中。HBM主要在高端服务器和网络芯片的2.5D封装中实现;它现在已经发展到HBM2技术,新一代技术解决了原始HBM版本中的容量和时钟速率限制问题。
这是一张AMD演示的内存架构图,我们可以清楚的看到HBM实际结构,尤其是四层DRAM叠在最底层die之上,虽然AMD一直也没有给出HBM本体的具体制作过程,但是不难想象4层绝不是HBM未来发展的极限,而随着层数的增加,位宽势必还会迎来进一步的递增。
中介层
中介层用于多芯片模具或板子的封装,相当于一个导管,在一个封装里通过电子信号实现传导。通过中介层可以完成很多运算和数据交流,相当于连接多个芯片和同一电路板之间的桥梁。使系统更小,更省电,更大带宽。它可以将信号传播到更宽的中心间距,也可以将信号连接到主板上的不同沟槽上。
中介层可由硅和有机材料制成,作为多个模具、模具和基板之间的桥梁。Silicon interposer是一种成熟的技术,由于其较高的I/O密度和TSV形成能力,它在2.5D和3D IC芯片封装中发挥着关键作用。
再分配层(RDL)
再分配层是铜金属连接线或封装中电连接的一部分。再分配层是由金属或聚合物介质材料层创建,用于将模具堆叠在封装上,以及提供通过interposer连接的芯片之间的通信,从而减轻大型芯片组的I/O间距。它们已经成为2.5D和3D封装解决方案中不可或缺的环节。
硅通孔(TSV)
TSV是2.5D和3D封装解决方案中的关键实现技术,它提供了通过模具硅片的垂直互连。它在里面填充了铜。TSV是一种通过整个芯片厚度的电子连接,它可以创建从芯片一侧到另一侧的最短路径。
这些孔洞从晶圆片的正面蚀刻到一定深度,然后通过沉积导电材料(通常是铜)将它们隔离并填充。芯片制作完成后,晶圆从背面开始变薄,露出晶圆背面的孔和金属,以完成TSV互连。
上一篇:维安新型封装可延长PPTC使用寿命,提高产品可靠性
下一篇:2020-2026年是先进封装市场的高爆期
推荐阅读
史海拾趣
Cynergy 3公司最初以生产干簧开关起家,位于英国多塞特郡的工厂见证了公司从一个小型制造商到全球领先者的蜕变。通过不断创新和改进,Cynergy 3的干簧继电器产品逐渐获得了市场的认可。公司注重产品质量和可靠性,确保每一个出厂的产品都能达到最高的标准。这种对质量的坚持使得Cynergy 3在竞争激烈的电子行业中脱颖而出。
Brand-Rex的综合布线产品在国家重大项目上得到了广泛应用。例如,昌北国际机场作为中国干线机场,其总建筑面积达到96616平方米。该项目于2010年9月中标,2011年5月22日竣工并投入使用。整个系统均采用了Brand-Rex的CAT6PLUS全系列铜缆和光纤产品,充分展示了Brand-Rex在大型项目中的技术实力和产品可靠性。此外,Brand-Rex还参与了其他多个重要项目的布线工作,为国家基础设施的建设做出了积极贡献。
随着业务的发展,CTC公司意识到全球化布局的重要性。公司开始在全球范围内寻找合适的合作伙伴和投资机会,以拓展自身的业务范围和市场影响力。同时,CTC公司还加强了对国际市场的调研和分析,以更好地适应不同地区的市场需求和文化差异。这一全球布局策略使得CTC公司的竞争力得到了进一步提升。
长江连接器一直将研发实力和技术创新作为公司的核心竞争力。公司拥有一支高素质的研发团队,不断投入资源进行新技术和新产品的研发。通过引进先进的研发设备和技术手段,长江连接器成功研发出了一系列高品质、高性能的连接器产品,满足了市场的多样化需求。同时,公司还积极申请各类专利和知识产权,保护自己的技术成果。
随着产品线的不断丰富和市场竞争的加剧,EPI开始积极拓展市场,寻求更广阔的发展空间。公司制定了国际化战略,通过参加国际展会、建立海外销售渠道等方式,成功将产品打入国际市场。同时,EPI还积极与海外企业合作,共同开发新产品,拓展业务领域。
随着业务的不断发展,科恩和班意识到电子测试和测量领域的巨大潜力。1951年,他们将公司更名为B&K Precision,并开始扩展业务,涉足其他电子测试和测量领域。工程师们凭借在电视测试设备领域的丰富经验,不断研发新产品,获得了多项专利,并推动公司迅速成为全球电子测量领域的领导者。
1.引言 SMT工艺是利用钎料或焊膏在元件与电路板连接之间构成机械与电气两方面的连接,其主要优点在于尺寸小、重量轻、互连性好;高频电路的性能好,寄生阻抗显著降低;抗冲击力与振动性能好。采用SMT工艺时引线不需穿过电路板,可避免产生引线接受 ...… 查看全部问答∨ |
在这次论坛组织的DIY光影棒活动中,网友们表现积极,踊跃参加,到目前各位参与的网友们电路板都已焊接完毕,进入了编程阶段。由于我们这次参加的网友们几乎都是第一次DIY光影棒,所以,在确定方案时所设计的一些控制方法在编程阶段出现了不容易实现 ...… 查看全部问答∨ |
哪位开发过基于ARM 2410的WIN CE下从USB驱动程序的,帮帮忙,哥们要做一个2410的从USB的驱动,通过该口可以访问PDA下的某一目录(最好能够设定),实现对该目录的保护访问。 感谢大家,如果谁开发过的,与我联系,定重谢之。 联系方式: QQ:470 ...… 查看全部问答∨ |
|
我想知道如果有一个片子,不知道型号和用途,也不知道管脚排布,那么有没有方法可能测试出它的逻辑功能?或着知道管脚排布,有方法能测试出它的逻辑功能吗?(假设用一个引脚A输入,一个引脚Y输出,一个是时钟的输入CLK的片子分析,有没有方法可能 ...… 查看全部问答∨ |
- 意法半导体披露 2027-2028 年财务模型及2030年目标实现路径
- 创实技术electronica 2024首秀:加速国内分销商海外拓展之路
- 欧洲三大芯片巨头,重新审视供应链
- 一场IC设计业盛宴!10场论坛 200位演讲嘉宾,300+展商亮相2万平米专业展会!
- 富昌电子于杭州举办技术日活动,聚焦新能源“芯”机遇
- 消息称铠侠最快明天获上市批准,市值有望达 7500 亿日元
- 美国政府敲定对格芯 15 亿美元《CHIPS》法案补贴,支持后者提升在美产能
- SK 海力士宣布量产全球最高的 321 层 1Tb TLC 4D NAND 闪存,计划 2025 上半年对外出货
- 三星电子 NRD-K 半导体研发综合体进机,将导入 ASML High NA EUV 光刻设备