历史上的今天

今天是:2024年11月18日(星期一)

2020年11月18日 | 如何克服PCB板间多连接器组对齐的难题

发布者:EEWorld资讯 来源: EEWORLD作者: Kevin Meredith,Samtec公司产品工程师关键字:多连接器对齐  PCB 手机看文章 扫描二维码
随时随地手机看文章

印刷电路板(PCB板)制造商在提高可靠性和降低成本的同时,也面临着增加密度、缩小占位面积、减少侧面尺寸、管理热流和提高数据速率等重大压力。随着他们不断成功地消减这些压力,一个有趣的挑战出现在设计师们的面前,即在两片PCB板之间去对齐多个已配对连接器组。

 

我们所需要的是清晰明确的准则,以在不牺牲系统性能、密度和可靠性的情况下,懂得如何应对这些对齐挑战,同时满足日益严格的预算和上市时间要求。

 

本文在描述先进的PCB和更可靠的高密度连接器之间可能遇到的冲突性要求之前,将更详细地讨论对齐的挑战,从而可以通过使用设计最佳实践高效地满足这些要求。

 

小型化使连接器对齐变得困难

 

PCB板有许多可以改进的方向,包括密度、更高的数据速率、热管理和可靠性。然而,伴随着这些改进的是小型化这一趋势在连接器的选择和实现方面为设计师带来的压力,特别是将多个连接器配对到PCB板上。

 

就连接器而言,在过去25年中,小型化导致间距从0.100英寸(2.54毫米)下降到0.016英寸(0.40毫米)—— 也就是减小了六倍,因此需要更严格的公差。然而,更严格的公差本身并不是问题,问题在于标称公差周围的可变性:如果多个连接器变至标称的任一极限,则更有可能出现一些问题。

 

采用单个配对连接器组的应用不会出现问题:因为没有公差累加,夹层卡被假定是自由浮动的,并且连接器的整体和局部对齐功能将确保完美对齐(图1,顶部) 。

 

A picture containing screw

Description automatically generated

 

图1:使用单个配对连接器的应用(顶部)没有堆叠公差,并且连接器的整体和局部对齐功能将确保完美对齐。多个连接器就会引入公差,这些公差会累加并导致对齐错误。 (图片来源:Samtec Inc.)

 

但是,在相同的母夹层卡以任何方向和任何距离增加更多配对的连接器组,都将会引入一些累加的公差(图2,底部)。这些公差对于PCB加工车间、电子制造服务以及PCB板中使用材料的属性都特别重要。

 

为了说明这个问题,请考虑使用一个多夹层连接器系统(图2)。该项组装包括六个或更多组件:主板(A)、夹层卡(B)、母头连接器#1(C),与配对的公头连接器#1(D),母头连接器#2(E)与公头连接器#2(F)配对。

 

A close up of a device

Description automatically generated

 

图2:设计人员需要考虑并说明包括PCB板在内的所有组件公差的原因。

 

假如夹层连接器和足够刚性的PCB板能够精确地按照标称条件被制造、加工和组装,那么可以在两个PCB板之间成功部署无限数量的连接器;事实上,公差和材料性能的可变性是限制性或决定性因素。在图2所示的情况下,设计人员需要考虑并说明所有组件的公差,包括(A)和(B)两个PCB板经常被忽略但相关的公差。

 

如何解决PCB板到连接器对齐的问题

 

某些PCB板的采购仅受嵌入在Gerber数据包中的规格所控制(图3)。可以通过这些数据包来打造PCB板,而无需考虑机械公差。

 

A screenshot of a cell phone

Description automatically generated

 

图3:某些PCB板的采购项目仅受嵌入在Gerber数据包中的规格所控制,这样就可以在不考虑机械公差的情况下依据这些数据包来打造PCB板。而对于多连接器应用,此数据包需要随附单独的机械图纸一起使用。

 

对于多连接器应用来说,此数据包必须随附单独的机械图纸,以指示原图、钻孔和布线公差。

 

至此,设计师需要做两件事来帮助确保得到一个成功的结果。首先是要了解PCB板供应商和连接器供应商能提供哪些支持以确保对齐。第二是确保已进行系统级公差的研究,以确定由其设计产生的连接器对齐偏差。

 

回看图2中由A至F组件组成的多连接器夹层卡系统,连接器供应商只能控制连接器的公差。一家好的供应商将会达到或超过已发布的性能规格,提出PCB板公差和加工建议,甚至会根据需要为推荐的PCB供应商和设备提供参考建议。

 

系统或产品设计人员应参考连接器的占位尺寸和产品规格。这些文档中包含的对齐偏差规格应该与系统级公差研究的结果进行比较,以帮助确保相同板卡之间的多个连接器被成功使用。

 

只要不超过初始和最终的角度及线性的对齐偏差,连接器系统就能正常运行。这些对齐偏差值是通过考虑诸如绝缘体干扰、光束偏转和接触摩擦等因素来计算的。超过对齐偏差值可能会导致电路和/或绝缘体断路或损坏。

 

虽然设计、组件公差、设备和制造能力等所有必要的信息对于设计师通常是唾手可得,但能够与连接器制造商取得联系是很重要的,以提供更具体的指导和对对齐偏差公差累积的验证。

 

定位销不适用于多连接器应用

 

一些连接器制造商提供可选的定位销,它们通常位于连接器底部的相对侧(图4)。这些定位销有助于手动放置,可用于帮助连接器在PCB板上确定方向,且对于单连接器应用来说,它们不会增加整体公差累积。

 

A circuit board

Description automatically generated

 

图4:虽然定位销对于手动放置和确定方向都非常有用,但对于多连接器应用来说,不建议使用它们,因为它们会对整体公差累积产生影响。

 

但是,对于多连接器应用来说,我们不建议使用定位销,因为它们会对整体公差的累积产生影响。如果仍然需要在PCB板上进行定向,一个更好的选择是在PCB板上钻一些过大的孔,然后采用机器放置连接器。

 

同样,不建议使用卡具或销钉来辅助连接器的放置。这些方法通常依赖于PCB上相对于原图的钻孔,但是该孔的位置公差通常较差,相对另一个连接器,这就降低了最终放置的连接器的总体精度。

 

对于多连接器应用,更好的方法是从焊盘(solder pad)阵列A中的位置A1开始对所有焊盘进行位置校准,然后在回流之前将连接器精确放置在焊盘上。

 

用紧固螺钉来固定PCB板

 

一些特别坚固的应用可能需要使用紧固螺钉来保护两个PCB板。在这种情况下,螺钉应尽可能靠近连接器系统(图5)。

 

A close up of a device

Description automatically generated

 

图5:如果要使用紧固螺钉,则应将它们放置在尽可能靠近连接器系统的位置。

 

将它们放置在靠近的位置将使应力集中在连接器附近,并减小了不受支撑的PCB板跨度。跨度的增加会在PCB板中引起弯曲应力,这可能会对其他元器件,尤其是表面安装的元器件产生不利影响。

 

连接器衍生的PCB板应力的另一个来源是装载过程,其中大量的插入和拔出(I / O)会产生非常大的插入力/拔出力。这些力会导致PCB板过度性偏移,以致于需要额外的加强筋来支撑PCB板。非常重要的是一定要确认连接器的插入力和拔出力,它们在产品质检测试报告中可以找到。(图6)。

 

A screenshot of a cell phone

Description automatically generated

 

图6:为避免超规范加载,设计人员应一直确认连接器的插入力和拔出力,它们在产品质检测试报告中可以找到。

 

结论

 

尽管小型化趋势使其更具挑战性,但通过使用最佳设计实践,还是能够在两个PCB板上使用多连接器组。这些措施包括进行系统公差研究以确定连接器对齐偏差,然后遵循连接器提供商建议的占位尺寸和模具设计,并利用机器来安放元器件。

 

另外,建议在设计过程的早期就与连接器提供商密切合作,因为他们可以为连接器的类型和安放提供建议,并就如何最大程度地降低PCB和连接器的整体应力提供咨询,以有助于确保设计成功。

 


关键字:多连接器对齐  PCB 引用地址:如何克服PCB板间多连接器组对齐的难题

上一篇:TI杯2020年省级大学生电子设计竞赛圆满落幕
下一篇:最后一页

推荐阅读

  近日,神州控股旗下科捷物流在北京发布了“人机共舞2.0”立体高密度机器人智能仓,该技术采用“货到人”模式,将技术与现有物流业务流程充分融合,属国内首例。   神州控股科捷物流常务副总裁陈滔滔介绍,相较于业内传统地面机器人“货到人”系统,该机器人拣选系统运用天地轨运行自动控制技术,采取空中悬挂机器人模式,突破了传统机器人仅能在...
安捷伦最新的90000X系列示波器采用磷化铟(InP)半导体材料设计示波器前端芯片,使得硬件带宽突破16GHz瓶颈,达到32GHz数量级,而且突破了未来示波器带宽发展的瓶颈。但是,我认为最重要的突破是采样电路技术,新的采样电路的设计使得样点间的精度由1ps以上提高到50fs,同时克服ADC带宽的限制和未来采样率发展的瓶颈。这才是关键之处。下图是90000X示波器...
集微网11月17日消息,今天,OPPO正式发布“卷轴屏”概念机OPPO X 2021,概念机采用了卷轴设计加上OLED柔性屏,以全新的方式对屏幕进行弯曲,屏幕能像画卷一样顺滑、平整的展开,实现了几乎“零折痕”的屏幕效果。OPPO X 2021卷轴屏概念机搭载一块伸缩自如,可大可小的无级OLED柔性卷轴屏,最小6.7英寸、最大可至7.4英寸。自研的双矩阵嵌入式离合结构、...
Diodes Incorporated 目标电动汽车产品应用推出高电流 TOLL MOSFETs【2021 年 11 月 18 日美国德州普拉诺讯】Diodes 公司 为金属氧化物半导体场效晶体管 (MOSFET) 推出节省空间、高热效率的 TOLL (PowerDI®1012-8) 封装,能在 175°C、100 瓦等级的 DMTH10H1M7STLWQ及 DMTH10H2M5STLWQ 下运作,另外,80 瓦等级的 DMTH8001STLWQ...

史海拾趣

问答坊 | AI 解惑

51单片机 Keil C 延时程序的简单研究(转)

应用单片机的时候,经常会遇到需要短时间延时的情况。需要的延时时间很短,一般都是几十到几百微妙(us)。有时候还需要很高的精度,比如用单片机驱动DS18B20的时候,误差容许的范围在十几us以内,不然很容易出错。这种情况下,用计时器往往有点小题 ...…

查看全部问答∨

面试时的难题和对策(英文版)

面试时的难题和对策(英文版) 加拿大职业论坛      通用类问题     1. Tell me about you!     Keep your answer to one or two minutes; don\'t ramble. Use your res ...…

查看全部问答∨

创建一个NIOS环境的视频教程

视频内容为如何创建一个NIOS环境的视频教程,入门级的,很不错…

查看全部问答∨

请教LED电子屏通讯原理

我是一个研究单片机的新手,最近对LED进行专研。我是在网上的原理图和C语言代码基础上学习的。但我发现网上的资料都有一个弊端,就是没有给出LED电子屏通讯方面的代码或原理图。希望那位高手慷慨的给小弟一份,便于系统的学习单片机。 小弟先谢过 ...…

查看全部问答∨

linux 内核 模块索引图

分享一下,因为不好引用,所以直接放上链接: http://www.linuxdriver.co.il/kernel_map http://cs.jhu.edu/~razvanm/fs-expedition/tux3.html…

查看全部问答∨

哪个朋友帮忙下...我很多窗口的那种程序搞法实在不会,,

附件是个大程序,,有几个子模块,,如何打开..如果哪个朋友打开了可以截个C51的窗口不??我很多窗口的那种搞法实在不会,,截个图看下…

查看全部问答∨

高分请教关于BISS0001的一些问题!!

如上图 请教一下红圈子中的所有元件及参数的意义。 包括R6\\C3 ,R8\\C5  ,R5\\C2  ,R7\\C4 ,它们在整个电路所起的具体作用是什么 BISS0001说明书我看不懂,所以别叫我再去看那个东西…

查看全部问答∨

AT89S51和AT89C51在串行通信上的区别

就是做毕业设计,微机和单片机间串行通信的技术实现. 关于这两种芯片在串口通信间的区别,最好详细点,先谢谢各位了…

查看全部问答∨

发现vxWorks task的一个大bug,欢迎讨论!

static VOID PersistentConnectionHandler_test(void) {     taskDelete(taskIdSelf()); } extern void TEST_HTTPD_LOOP() {     while (1)     {         taskDelay(1*sysCl ...…

查看全部问答∨

谁知道为什么AVR要用熔丝位和高压编程器?

这样有什么意义呢?高压编程究竟是什么原理呢?…

查看全部问答∨
小广播
最新半导体设计/制造文章

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 市场动态 半导体生产 材料技术 封装测试 工艺设备 光伏产业 平板显示 EDA与IP 电子制造 视频教程

词云: 1 2 3 4 5 6 7 8 9 10

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved