【GD32H757Z海棠派开发板使用手册】第十一讲 SPI-SPI NOR FLASH读写实验

发布者:平和的心情最新更新时间:2024-11-18 来源: elecfans关键字:NOR  FLASH  读写实验 手机看文章 扫描二维码
随时随地手机看文章

11.1实验内容

通过本实验主要学习以下内容:

  • SPI简介

  • GD32H7 SPI简介

  • SPI NOR FLASH——GD25Q128ESIGR简介

  • 使用GD32H7 SPI接口实现对GD25Q128ESIGR的读写操作

11.2实验原理

11.2.1SPI简介

SPI(Serial Peripheral interface),顾名思义是串行外设接口,和UART不同的是,SPI是同步通讯接口,所以带有时钟线,而UART是异步通讯接口,不需要时钟线。

SPI通常使用4根线,分别为SCK、MOSI、MISO、NSS(CS):

  • SCK:串列时脉,由主机发出

  • MOSI:主机输出从机输入信号(数据由主机发出)

  • MISO:主机输入从机输出信号(数据由从机发出)

  • NSS:片选信号,由主机发出,一般是低电位有效

SPI默认为全双工工作,在这种工作模式下,主机通过MOSI线发送数据的同时,也在MISO线上接受数据,简单来说就是主机和从机之间进行数据交换。

SPI是一个可以实现一主多从的通讯接口,从机的片选由主机NSS脚来控制:

wKgZomZGtu6APTaFAAG8RWzLK4U261.png

每个通讯时刻,只有一个从机NSS被主机选中,选中方式为主机拉低响应的NSS(CS)脚。

SPI的数据线只有一条(虽然有MOSI和MISO,但实际上每个CLK主机都只能发送和接受一个bit),所以称之为单线SPI。从SPI衍生出来的还有4线制SPI(QSPI)和8线制SPI(OSPI)以及其他多线制SPI,这个我们后面具体再聊。

11.2.2GD32H7 SPI简介

GD32H7 的SPI主要特性如下:

◼具有全双工、 半双工和单工模式的主从操作;

◼ 32位宽度,独立的发送和接收FIFO;

◼ 4位到32位数据帧格式;

◼低位在前或高位在前的数据位顺序;

◼软件和硬件NSS管理,MOSI与MISO引脚复用功能的交换;

◼硬件CRC计算、发送和校验;

◼发送和接收支持DMA模式;

◼支持SPI TI模式;

◼多主机多从机功能;

◼配置和设置保护;

◼可调的数据帧之间的最小延时和NSS与数据流之间的最小延时;

◼主机模式错误可触发中断,上溢、 下溢和CRC错误检测;

◼可调的主设备接收器采样时间;

◼可配置的FIFO阈值(数据打包) ;

◼在从机模式,下溢条件可配置;

◼支持SPI四线功能的主机模式(只有SPI3 / 4)。

以下为GD32H7 SPI的框图:

wKgaomZeitGAb4p8AADlvien-Qc228.png

如果小伙伴用过GD的其他系列MCU的SPI的话,就会发现H7和其他系列再SPI上的一个很大的不同,比如聚沃发布的紫藤派开发板用到的GD32F470的SPI是通过一个发送缓冲区和一个接受缓冲区这两个缓冲区来进行数据收发的,而H7产品则采用FIFO的模式进行数据收发管理,且发送FIFO(TXFIFO)对应TX位移寄存器,接受FIFO(RXFIFO)对应RX位移寄存器。当CPU或DMA将数据写到TXFIFO中(需要先判断TXFIFO是否有足够的空间能够写入数据),TXFIFO中的数据将会被转移到TX位移寄存器中,实现发送;反之,当RX位移寄存器收到数据,会将数据转移到RXFIFO中(需要保证RXFIFO有足够的空间存入数据),RXFIFO会通知CPU或者DMA取走数据。

GD32H7的SPI TxFIFO和RxFIFO的大小都为16*32位,FIFO的存在使得当CPU或者DMA来不及处理SPI数据时,能够防止发生数据过载或丢失。需要提醒的是,SPI正在发送的数据不一定是最新写到TxFIFO中的数据,因为最新数据在TxFIFO的末尾;CPU或者DMA接收到的数据不一定就是SPI最新的数据,因为SPI最新的数据在RxFIFO的末尾。

全双工模式下,当GD32H7 SPI主机TX位移寄存器被写入数据时,TX位移寄存器通过MOSI信号线将字节传送给从机,从机也将自己的位移寄存器内容通过MISO信号线返回给主机的RX位移寄存器。外设的写操作和读操作是同步完成的。如果只进行写操作,主机只需忽略接收到的字节;反之,若主机要读取从机的一个字节,就必须发送一个空字节来引发从机的传输。

SPI数据bit在CLK的有效边沿被锁存,而有效边沿是可以选择的,分别为:

  • 第一个上升沿

  • 第一个下降沿

  • 第二个下降沿

  • 第二个上升沿

通过SPI_CFG1寄存器中的CKPL位和CKPH位来设置有效锁存沿。其中CKPL位决定了空闲状态时SCK的电平,CKPH位决定了第一个或第二个时钟跳变沿为有效采样边沿。SPI_CFG1中的LF位可以配置数据顺序, 当LF=1时,SPI先发送LSB位,当LF=0时,则先发送MSB位。SPI_CFG0中的DZ[4:0]位域配置数据长度, 可以设置数据长度为4位至32位。下图为SPI的时序图:

wKgZomZGtwyAMa87AAEFndP9lRg166.png

4线SPI(QSPI)的时序图如下(CKPL=1, CKPH=1, LF=0) ,我们可以看到QSPI是通过MOSI、MISO、IO2、IO3来进行数据收或发,所以QSPI是工作在半双工模式:

wKgaomZGtxiAQZDAAACi0HWwbFI179.png

这里再介绍下SPI的NSS(片选)功能。NSS电平由主机来控制,主机将需要操作的从机NSS拉低,从而使该从机在总线上生效。

主机控制NSS的方式有两种——硬件方式和软件方式。主机硬件NSS模式下,NSS脚只能选择特定IO口(具体见datasheet中IO口功能表),当开始进行数据读写时,NSS自动拉低,这种方式的优点是主机NSS由硬件自动控制,缺点是只能控制一个从机;主机NSS软件模式下,NSS可以使用任意IO口,需要控制哪个从机,软件将对于IO拉低即可,这种方式的优点是可以实现一个主机多个从机的通讯,缺点是软件需要介入控制NSS脚。

从机获取NSS状态的方式也有两种——硬件方式和软件方式。从机硬件NSS模式下,SPI从NSS引脚获取NSS电平, 在软件NSS模式(NSSIM = 1) 下,SPI根据SNSSI位得到NSS电平。

SPI除了单线全双工模式外,还有很多其他方式,比如可以实现只用MOSI进行数据收和发的半双工通讯,这样就可以省下MISO用作他处了,具体可以参考GD32FH7系列官方用户手册。

这里着重介绍下H7 SPI的数据长度和SPI_CFG0中的BYTEN(bit23)和WORDEN(bit24)。BYTEN和WORDEN用来指示对FIFO的访问宽度:

wKgaomZeiw6ATZdnAAA_mySfJPU353.png

建议SPI的数据长度设置(SPI_CFG0中的DZ[4:0]位域)和FIFO访问宽度匹配,比如设置SPI数据长度为8,则需要配置FIFO访问宽度为字节访问,若配置FIFO访问宽度为半字访问,当发送一个8位数据时,总线上会产生16个clock,从而导致数据错位。

下面介绍下SPI的发送和接受流程:

发送流程

在完成初始化过程之后, SPI模块使能并保持在空闲状态。在主机模式下, 当软件写一个数据到TxFIFO时,发送过程开始。在从机模式下,当SCK引脚上的SCK信号开始翻转, 且NSS引脚电平有效, 发送过程开始。 所以, 在从机模式下,应用程序必须确保在数据发送开始前, 数据已经写入TxFIFO中。

当SPI开始发送一个数据帧时, 首先将这个数据帧从TxFIFO加载到移位寄存器中,然后开始发送加载的数据。

对SPI_TDATA的写访问由TP——TxFIFO数据包空间有效标志事件管理。

wKgZomZeix6AI-Y1AABvvFGtuoY065.png

当TP标志设置为1时,应用程序对SPI数据寄存器写入适当数量的数据,以传输数据包的内容。在上传新的完整包后,应用程序检查TP值,检查TxFIFO是否可以接收额外的数据包,如果TP = 1,则逐包上传,直到TP读取0。
在主机模式下, 若想要实现连续发送功能, 那么在当前数据帧发送完成前, 软件应该将下一个数据写入SPI_TDATA寄存器中。 只要TxFIFO中存在数据, 数据发送便一直继续, 直至TxFIFO变为空。

接收流程
在最后一个采样时钟边沿之后, 接收到的数据将从移位寄存器存入到RxFIFO, 且RP——RxFIFO数据包空间有效标志 位置1。

wKgaomZeiyuAHBE9AAB2Wee2k-c095.png

软件通过读SPI_RDATA寄存器获得接收的数据, 此操作会自动清除RP标志位(当RxFIFO数据量少于FIFOLVL标准)。 在全双工主机模式(MFD)中, 仅当TxFIFO非空时,硬件才接收下一个数据帧。
对SPI_RDATA的读访问由RP事件管理。 当RP标志设置为1时,应用程序读取SPI数据寄存器相当数量的数据,以下载单个数据包内容。下载完整数据包后,应用程序会检查RP值,查看RxFIFO中是否有其他数据包,如果有,则逐包下载,直到RP读到0。
接收数据时, 主机提供时钟信号, 当主机停止或挂起SPI时才会停止接收流程。主机通过将MSTART位置1来启动流程, 可通过向SPI_CTL0寄存器的MSPDR为写1来请求挂起,或者向MASP位写1来设置上溢挂起。

11.2.3SPI FLASH——GD25Q128ESIGR简介

GD25Q128ESIGR是一款容量为128Mbit(即16Mbyte)的SPI接口的NOR FLASH,其支持SPI和QSPI模式,芯片示意图如下:

wKgaomZGtzGAeKaSAABOyFlqAis956.png

GD25Q128ESIGR管脚定义如下:

wKgZomZGtz2AHBTpAADoXtfKGP0321.png

GD25Q128ESIGR内部flash结构如下:

wKgaomZei1CANfeEAACqzNN5-BY495.png

下面介绍GD25Q128ESIGR的一些功能码。

Write Enable (WREN) (06H) :接受到该命令后,GD25Q128ESIGR做好接受数据并进行存储的准备,时序如下:

wKgaomZGt1uADgO6AABE5nXZFUw843.png

Read Status Register (RDSR) (05H or 35H or 15H) :读GD25Q128ESIGR的状态,时序如下:

wKgaomZGt2iAZ27JAADcULbDKgM319.png

Read Data Bytes (READ) (03H) :接受到该命令后,GD25Q128ESIGR将数据准备好供主机读走,时序如下:

wKgZomZGt3OAfcktAAC-cw2PFnk420.png

Dual Output Fast Read (3BH) :使GD25Q128ESIGR切换到QSPI模式,时序如下:

wKgZomZGt4WAXYejAAD4-W0AVwI742.png

Quad Output Fast Read (6BH) :QSPI读命令,时序如下:

wKgaomZGt5CARXRwAAFdcIES_y0316.png

Quad Page Program (32H) :QSPI写命令,时序如下:

wKgZomZGt52AfzjcAAD4QGFpgL4956.png

Sector Erase (SE) (20H) :Sector擦除命令,时序如下:

wKgaomZGt8SAJ6rzAABsjZB4j98071.png

GD25Q128ESIGR就介绍到这里,读者可以在兆易创新官网下载该NOR FLASH的datasheet以获取更多信息。

11.3硬件设计

海棠派开发板SPI——NOR FLASH的硬件设计如下:

wKgaomZGt9CAQQMZAAC_TVQigbY825.png

从图中可以看出,本实验使用的是普通单线SPI,GD25Q128ESIGR的片选由GD32H757的PF6控制,并采用主机NSS软件模式,GD25Q128ESIGR的SO、SI和SCLK分别和GD32H757的PF8(SPI4_MISO)、PB9(SPI4_MOSI)以及PF7(SPI4_CLK)相连。

11.4代码解析

11.4.1SPI初始化函数

在driver_spi.c文件中定义了SPI初始化函数driver_spi_init:

C void driver_spi_init(typdef_spi_struct *spix) { spi_parameter_struct spi_init_struct; rcu_periph_clock_enable(spix->rcu_spi_x); /* spi configure */ spi_i2s_deinit(spix->spi_x); spix->spi_sck_gpio->speed=GPIO_OSPEED_60MHZ; spix->spi_mosi_gpio->speed=GPIO_OSPEED_60MHZ; spix->spi_miso_gpio->speed=GPIO_OSPEED_60MHZ; driver_gpio_general_init(spix->spi_cs_gpio); driver_gpio_general_init(spix->spi_sck_gpio); driver_gpio_general_init(spix->spi_mosi_gpio); driver_gpio_general_init(spix->spi_miso_gpio); if(spix->spi_mode==MODE_DMA) { if(spix->spi_rx_dma!=NULL) { if(spix->frame_size==SPI_DATASIZE_8BIT){ driver_dma_com_init(spix->spi_rx_dma,(uint32_t)&SPI_RDATA(spix->spi_x),NULL,DMA_Width_8BIT,DMA_PERIPH_TO_MEMORY); } else if(spix->frame_size==SPI_DATASIZE_16BIT){ driver_dma_com_init(spix->spi_rx_dma,(uint32_t)&SPI_RDATA(spix->spi_x),NULL,DMA_Width_16BIT,DMA_PERIPH_TO_MEMORY); } else if(spix->frame_size==SPI_DATASIZE_32BIT){ driver_dma_com_init(spix->spi_rx_dma,(uint32_t)&SPI_RDATA(spix->spi_x),NULL,DMA_Width_32BIT,DMA_PERIPH_TO_MEMORY); } } if(spix->spi_tx_dma!=NULL) { if(spix->frame_size==SPI_DATASIZE_8BIT){ driver_dma_com_init(spix->spi_tx_dma,(uint32_t)&SPI_TDATA(spix->spi_x),NULL,DMA_Width_8BIT,DMA_MEMORY_TO_PERIPH); } else if(spix->frame_size==SPI_DATASIZE_16BIT){ driver_dma_com_init(spix->spi_tx_dma,(uint32_t)&SPI_TDATA(spix->spi_x),NULL,DMA_Width_16BIT,DMA_MEMORY_TO_PERIPH); } else if(spix->frame_size==SPI_DATASIZE_32BIT){ driver_dma_com_init(spix->spi_tx_dma,(uint32_t)&SPI_TDATA(spix->spi_x),NULL,DMA_Width_32BIT,DMA_MEMORY_TO_PERIPH); } } } if(spix->spi_cs_gpio!=NULL) { driver_gpio_pin_set(spix->spi_cs_gpio); } spi_struct_para_init(&spi_init_struct); /* SPI3 parameter config */ spi_init_struct.trans_mode = SPI_TRANSMODE_FULLDUPLEX; spi_init_struct.device_mode = spix->device_mode; spi_init_struct.data_size = spix->frame_size; spi_init_struct.clock_polarity_phase = spix->clock_polarity_phase; if(spix->device_mode==SPI_MASTER){ spi_init_struct.nss = SPI_NSS_SOFT; }else{ spi_init_struct.nss = SPI_NSS_HARD; } spi_init_struct.prescale = spix->prescale; spi_init_struct.endian = spix->endian; spi_init(spix->spi_x, &spi_init_struct); /* enable SPI byte access */ spi_byte_access_enable(spix->spi_x); /* configure SPI current data number */ spi_current_data_num_config(spix->spi_x, 0); spi_nss_output_enable(spix->spi_x); /* enable SPI3 */ spi_enable(spix->spi_x); /* start SPI master transfer */ spi_master_transfer_start(spix->spi_x, SPI_TRANS_START); }


11.4.2SPI轮训接受一个数函数

在driver_spi.c文件中定义了使用轮训方式发送接受一个字节数据函数driver_spi_master_transmit_receive_byte:

C uint8_t driver_spi_master_transmit_receive_byte(typdef_spi_struct *spix,uint8_t byte) { spi_i2s_flag_clear(spix->spi_x, SPI_STATC_TXURERRC|SPI_STATC_RXORERRC|SPI_STATC_CRCERRC|SPI_STATC_FERRC|SPI_STATC_CONFERRC); driver_spi_flag_wait_timeout(spix,SPI_FLAG_TP,SET); spi_i2s_data_transmit(spix->spi_x,byte); driver_spi_flag_wait_timeout(spix,SPI_FLAG_RP,SET); return spi_i2s_data_receive(spix->spi_x); }


上面函数中有带超时功能的等待SPI状态的函数driver_spi_flag_wait_timeout,该函数定义在driver_spi.c:

C Drv_Err driver_spi_flag_wait_timeout(typdef_spi_struct *spix, uint32_t flag ,FlagStatus wait_state) { __IO uint64_t timeout = driver_tick; while(wait_state!=spi_i2s_flag_get(spix->spi_x, flag)){ if((timeout+SPI_TIMEOUT_MS) <= driver_tick) { return DRV_ERROR; } } return DRV_SUCCESS; }


11.4.3SPI NOR FLASH 接口bsp层函数

操作NOR FLASH的函数都定义在bsp层文件bsp_spi_nor.c中,这个文件中定义的函数都是针对NOR FLASH特性来实现的,我们选取几个函数进行介绍。

1、NOR FLASH按sector擦除函数bsp_spi_nor_sector_erase,该函数流程是:使能NOR FLASH的写功能->拉低片选->向NOR FLASH发送sector擦除指令SE(0x20)->从低地址到高地址发送需要擦除的地址->拉高片选->等待NOR FALSH内部操作完成(循环去读NOR FLASH状态,直到读出编程状态为0)

C void bsp_spi_nor_sector_erase(uint32_t sector_addr) { /* send write enable instruction */ bsp_spi_nor_write_enable(); /* sector erase */ /* select the flash: chip select low */ bsp_spi_nor_cs_low(); /* send sector erase instruction */ driver_spi_master_transmit_receive_byte(&BOARD_SPI,SE); /* send sector_addr high nibble address byte */ driver_spi_master_transmit_receive_byte(&BOARD_SPI,(sector_addr & 0xFF0000) >> 16); /* send sector_addr medium nibble address byte */ driver_spi_master_transmit_receive_byte(&BOARD_SPI,(sector_addr & 0xFF00) >> 8); /* send sector_addr low nibble address byte */ driver_spi_master_transmit_receive_byte(&BOARD_SPI,sector_addr & 0xFF); /* deselect the flash: chip select high */ bsp_spi_nor_cs_high(); /* wait the end of flash writing */ bsp_spi_nor_wait_for_write_end(); }

2、按page写数据函数bsp_spi_nor_page_write,该函数实现在page范围内写数据,该函数流程是:使能NOR FLASH的写功能->拉低片选->向NOR FLASH发送写指令WRITE(0x02)->从低地址到高地址发送要写的地址(每次进行写数据时,只需要给初始地址即可,写完一个数据后NOR FLASH内部会自动把地址+1)->写数据->拉高片选->等待NOR FALSH内部操作完成(循环去读NOR FLASH状态,直到读出编程状态为0)

C void bsp_spi_nor_page_write(uint8_t* pbuffer, uint32_t write_addr, uint16_t num_byte_to_write) { /* enable the write access to the flash */ bsp_spi_nor_write_enable(); /* select the flash: chip select low */ bsp_spi_nor_cs_low(); /* send 'write to memory' instruction */ driver_spi_master_transmit_receive_byte(&BOARD_SPI,WRITE); /* send write_addr high nibble address byte to write to */ driver_spi_master_transmit_receive_byte(&BOARD_SPI,(write_addr & 0xFF0000) >> 16); /* send write_addr medium nibble address byte to write to */ driver_spi_master_transmit_receive_byte(&BOARD_SPI,(write_addr & 0xFF00) >> 8); /* send write_addr low nibble address byte to write to */ driver_spi_master_transmit_receive_byte(&BOARD_SPI,write_addr & 0xFF); /* while there is data to be written on the flash */ while(num_byte_to_write--){ /* send the current byte */ driver_spi_master_transmit_receive_byte(&BOARD_SPI,*pbuffer); /* point on the next byte to be written */ pbuffer++; } /* deselect the flash: chip select high */ bsp_spi_nor_cs_high(); /* wait the end of flash writing */ bsp_spi_nor_wait_for_write_end(); }

[1] [2]
关键字:NOR  FLASH  读写实验 引用地址:【GD32H757Z海棠派开发板使用手册】第十一讲 SPI-SPI NOR FLASH读写实验

上一篇:采用GD32F303的机械键盘方案设计
下一篇:最后一页

推荐阅读最新更新时间:2024-11-18 09:57

一加将在海外发布Nord 2吃豆人联名版:售价约3200元
据IT之家网友 @阔落猫 投稿,一加 Nord 2 宣布将推出吃豆人联名版,售价 37999 印度卢比(约 3264.11 元人民币)。   根据官方的介绍,一加 Nord 2 吃豆人联名版将具有与常规 Nord 2 5G 相同的配置,配备 12GB 内存和 256GB 存储空间,它的后盖将在黑暗中发光,并且整机将采用吃豆人设计。   这款手机的设计尚未公布,不过售价已知。该机将在欧盟、英国和印度销售,售价分别为 529 欧元、499 英镑和 37999 印度卢比。具有相同存储配置的非定制 Nord 2 手机目前售价为 499 欧元、469 英镑和 34999 印度卢比。   IT之家了解到,一加 Nord 2 搭载
[手机便携]
如何提高FLASH使用寿命以实现EEPROM的功能呢 ?
一、 stm32的FLASH擦除是按整页或者整扇区擦除的,不同芯片的页或者扇区(下边统称为页)的大小是不一样的,有1K,16K,64K,128K等大小。 现在我们想要 存3个不同16bit变量的数据,1秒存一次 ,如果不做任何算法,将这3个变量存到3个不同的页的16bit地址,每次更改变量内容都要擦除一次整页(但是我们只使用了16bit的空间),根据芯片数据手册可知,保证性能的情况下flash最少擦除次数为10K,1万次。 我们就按1万次计算,理论上不到3小时我们使用的16bit地址就有损坏的风险。而且要存储的变量个数也有限,我们芯片不可能有那么多页,H7系列也就16页。所以需要一些算法处理,充分利用页的空间。 二、E
[单片机]
如何提高<font color='red'>FLASH</font>使用寿命以实现EEPROM的功能呢 ?
TMS320F28xx DSP中内部Flash的应用研究
1 前言 TMS320F28xx DSP片内有128 K×16 bit字的Flash、两块4 K x16bit字的单周期访问RAM(SARAM)LO和L1、一块8 Kxl6 bit字的单周期访问RAM(SARAM)HO、两块1 Kxl6 bit字的单周期访问RAM(SARAM)M0和M1。由于存储器种类多、容量大,所以从系统的高度来配置各个存储器必须有合适的方法,而这些方法一般都与片内Flash有关。另外,TMS320F28xx DSP片内有看门狗定时器模块(WDT)、引导ROM(ROM bootloader)模块、代码安全模块(CSM),要合理地使用这些模块为整个系统服务,必定也要用到Flash。 由此可以看出,Flash的地
[应用]
STM32——粗谈基础知识
对于STM32来说,首先我们从其精密性、可靠性以及安全性三个方面来进行说明: 精密性:与单片机的外设基本相同,除了其包含了7个DMA(直接存储器访问)通道。每个通道都可以用来在设备与内存之间进行8/16/32位数据的传输。每个设备都可以向DMA控制器发出发送或者接受数据的请求。 可靠性:采用硬件来对可靠性进行支持,包括一个低电压检测器,一个时钟安全管理系统和两个看门狗定时器(一个为窗口看门狗,一个为独立看门狗)。 安全性:STM32可以锁住其内部的Flash而使得破解人员无法通过端口读取其内容。STM32还有一小块电池备份RAM区,当该RAM区域检测到其入侵检测引脚产生电平变化时,就会自动将电池备份的RAM区域上的内容
[单片机]
s3c2440.jflash项目的配置(使用jlink下载boot到norflash)
J-Flash ARM的配置。 一般说来file– open project里面会找到一些*.jflash的配置文件,加载他们就行了,但是没找到适合S3C2440的。所以自己建了一个MINI2440.jflash,手动进行配置: j-link设置 1.打开J-Flash ARM,并进入菜单:Options– Project settings 2.主要设置CPU选项和Flash选项 CPU : Core -- ARM9, Little endian Use target RAM(faster)– Addr:40000000 4KB(不选很慢;从Nor flash启动时内部Boot SRAM的地址和大小,参考S3C24
[单片机]
s3c2440.jflash项目的配置(使用jlink下载boot到norflash)
Keil STM32调试,使用ST-Link下载程序时提示“flash timeout.reset the target and try it again”
参考: 很郁闷,买来没多久的 STM32F4-DISCOVERY 就挂了? STM32F103RB Jlink调试的时候出现flash timeout.reset the target and try it again 看完以上网友的方案后本人使用FlyMcu读芯片,内容提示芯片被锁。遂想下载一个程序试试,不想程序可以下载,然后再读芯片时已正常。 返回Keil使用ST-Link也可正常使用。 从网友结论及本人测试,些次出现“flash timeout.reset the target and try it again”是由芯片被锁导至。 以下方法未试 问题已经解决了。是keil的环境没有设置好。导致程序进步去。应该是没有Re
[单片机]
Keil STM32调试,使用ST-Link下载程序时提示“<font color='red'>flash</font> timeout.reset the target and try it again”
写MSP430片内flash|FLASH 读写等操作 学习
【FLASH 操作】FLASH 读写等操作 学习 近似型号中文资料: IC型号:N25Q128 http://www.soiseek.cn/NUMONYX/N25Q128/2.htm 官方文档:F5438中文全集.pdf_免费高速下载|百度网盘-分享无限制 第60页 //****************************************************************************** // 参数: adr 为地址 , 范围 0x1000~0xFFFF void FlashRead(long adr,uint8 *bBuf,uint8 bLen) { while (bLen
[单片机]
单片机的FLASH引导装载系统设计
前言 DSP系统的引导装载是指在系统加电时,由DSP将一段存储在外部非易失性存储器中的代码移植到内部高速存储器单元并执行的过程。这种方式即可利用外部存储单元扩展DSP本身有限的ROM资源,又能充分发挥DSP内部资源的高速效能。因此,引导装载系统的性能直接关系到整个DSP系统的可靠性和处理速度,是DSP系统设计中必不可少的重要环节。在装载系统中,外部非易失性存储器和DSP的性能尤为重要。FLASH是一种高密度、非易失性的电可擦写存储器,而且单位存储比特的价格比传统EPROM要低。为此,本文介绍了TMS320C6713浮点DSP芯片和SST公司提供的SST39VF400A FLASH存储器的基本特点,给出了使用该FLASH存储器设计
[单片机]
小广播
设计资源 培训 开发板 精华推荐

最新单片机文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved