历史上的今天

今天是:2024年08月26日(星期一)

正在发生

2021年08月26日 | 飞思卡尔Kinetis 60(K60)时钟系统分析

发布者:清晨微风 来源: eefocus关键字:飞思卡尔  Kinetis  时钟系统 手机看文章 扫描二维码
随时随地手机看文章

前段时间学习了飞思卡尔K60芯片的时钟系统,对它的时钟系统有了个大致的了解,这里把自己的理解写下来分享一下,以备以后参考。

飞思卡尔 Kinetis系列是飞思卡尔推出的基于ARM CORTEX-M4为核心的微控制器


1.飞思卡尔K60时钟系统

     

    飞思卡尔K60时钟系统如上图所示,可以发现器件的源时钟源一共有4个:

    ①内部参考时钟源,包括 Fast IRC和 slow IRC (IRC--Internal Reference Clock)

    ②外部参考时钟源,只一个EXTAL管脚作为时钟输入,这个可以使用有源晶体振荡器来实现

    ③外部晶体谐振器,使用EXTAL和XTAL两个管脚来输入

    ④外部32K RTC 谐振器,用于实时时钟的时钟输入

    在图中可以看到,要为系统提供时钟信号,关键是要最终生成 MCGOUTCLK 输出。MCGOUTCLK 再经过分频便可以提供Core/system clocks、Bus clock、FlexBus clock和Flash clock。MCGOUTCLK 的产生有3个途径:

    ①由内部参考时钟源 Fast IRC 直接提供,这个时钟源集成在芯片的内部(包括Slow IRC),频率是2M

    ②由 FLL 或者 PLL 模块来提供

    ③由外部时钟来直接提供,包括外部参考时钟源(1个管脚输入)、外部晶体谐振器经内部OSC logic产生的XTAL_CLK 和 RTC OSC logic 的时钟输出。

    一般情况下,MCGOUTCLK 是由PLL或者FLL倍频来产生的,飞思卡尔官方的例程最终是由PLL模块来产生。图中可以看到PLL模块的时钟输入是OSCCLK或者RTC OSC logic。我的板子以外部参考时钟源提供PLL时钟,最终经PLL倍频产生MCGOUTCLK。即 EXTAL-->PLL模块-->MCGOUTCLK.


2.关于时钟模式

   从图中可以看到,该芯片一共包含8种工作时钟模式,外加Stop模式。系统在RESET后直接进入默认的FEI模式。图中,F--FLL、P--PLL、E--Enable或者EXTAL(外部时钟)、B--Bypass(旁路)、I--Internal(内部参考时钟)、L--Low Power.

·FLL 启用、内部参考时钟(FEI), 内部参考时钟提供FLL的时钟,FLL驱动MCGOUT

·FLL 启用、外部参考时钟(FEE), 外部参考时钟提供FLL的时钟,FLL驱动MCGOUT

·FLL 旁路、内部参考时钟(FBI),FLL虽然在运作但由内部时钟参考源驱动MCGOUT 

·FLL 旁路、外部参考时钟(FBE),FLL虽然在运作但由外部时钟参考源驱动MCGOUT 

·PLL 旁路、外部参考时钟(PBE),PLL虽然在运作但由外部时钟参考源驱动MCGOUT 

·PLL 启用、外部参考时钟(PEE),外部参考时钟提供PLL的时钟,PLL驱动MCGOUT

·BLPI FLL和PLL都禁用,内部时钟参考源驱动MCGOUT

·BLPE FLL和PLL都禁用,外部时钟参考源驱动MCGOUT

 

由于系统在重启后默认进入FEI模式,我们的目标是要跳到PEE模式,所以要涉及到模式的转化。图中由FEI到PEE是不能直接跳转的,必须经由其他模式来转换。


3.官方具体的例子

来源于飞思卡尔官方srcdriversmcgmcg.c

  1. unsigned char pll_init(unsigned char clk_option, unsigned char crystal_val)

  2. {

  3.   unsigned char pll_freq;


  4.   if (clk_option > 3) {return 0;} //return 0 if one of the available options is not selected

  5.   if (crystal_val > 15) {return 1;} // return 1 if one of the available crystal options is not available

  6. //This assumes that the MCG is in default FEI mode out of reset.


  7. // First move to FBE mode

  8. #if (defined(K60_CLK) || defined(ASB817))

  9.      MCG_C2 = 0;

  10. #else

  11. // Enable external oscillator, RANGE=2, HGO=1, EREFS=1, LP=0, IRCS=0

  12.     MCG_C2 = MCG_C2_RANGE(2) | MCG_C2_HGO_MASK | MCG_C2_EREFS_MASK;

  13. #endif


  14. // after initialization of oscillator release latched state of oscillator and GPIO

  15.     SIM_SCGC4 |= SIM_SCGC4_LLWU_MASK;

  16.     LLWU_CS |= LLWU_CS_ACKISO_MASK;

  17.   

  18. // Select external oscilator and Reference Divider and clear IREFS to start ext osc

  19. // CLKS=2, FRDIV=3, IREFS=0, IRCLKEN=0, IREFSTEN=0

  20.   MCG_C1 = MCG_C1_CLKS(2) | MCG_C1_FRDIV(3);


  21.   /* if we aren't using an osc input we don't need to wait for the osc to init */

  22. #if (!defined(K60_CLK) && !defined(ASB817))

  23.     while (!(MCG_S & MCG_S_OSCINIT_MASK)){}; // wait for oscillator to initialize

  24. #endif


  25.   while (MCG_S & MCG_S_IREFST_MASK){}; // wait for Reference clock Status bit to clear


  26.   while (((MCG_S & MCG_S_CLKST_MASK) >> MCG_S_CLKST_SHIFT) != 0x2){}; // Wait for clock status bits to show clock source is ext ref clk


  27. // Now in FBE


  28. #if (defined(K60_CLK))

  29.    //MCG_C5 = MCG_C5_PRDIV(0x18);

  30.    MCG_C5 = MCG_C5_PRDIV(0x18); //基频2M 外部时钟源是50M时, 50/25=2M

  31. #else

  32. // Configure PLL Ref Divider, PLLCLKEN=0, PLLSTEN=0, PRDIV=5

  33. // The crystal frequency is used to select the PRDIV value. Only even frequency crystals are supported

  34. // that will produce a 2MHz reference clock to the PLL.

  35.   MCG_C5 = MCG_C5_PRDIV(crystal_val); // Set PLL ref divider to match the crystal used

  36. #endif


  37.   // Ensure MCG_C6 is at the reset default of 0. LOLIE disabled, PLL disabled, clk monitor disabled, PLL VCO divider is clear

  38.   MCG_C6 = 0x0;

  39. // Select the PLL VCO divider and system clock dividers depending on clocking option

  40.   switch (clk_option) {

  41.     case 0:

  42.       // Set system options dividers

  43.       //MCG=PLL, core = MCG, bus = MCG, FlexBus = MCG, Flash clock= MCG/2

  44.       set_sys_dividers(0,0,0,1);

  45.       // Set the VCO divider and enable the PLL for 50MHz, LOLIE=0, PLLS=1, CME=0, VDIV=1

  46.       MCG_C6 = MCG_C6_PLLS_MASK | MCG_C6_VDIV(1); //VDIV = 1 (x25)

  47.       pll_freq = 50;

  48.       break;

  49.    case 1:

  50.       // Set system options dividers

  51.       //MCG=PLL, core = MCG, bus = MCG/2, FlexBus = MCG/2, Flash clock= MCG/4

  52.      set_sys_dividers(0,1,1,3);

  53.       // Set the VCO divider and enable the PLL for 100MHz, LOLIE=0, PLLS=1, CME=0, VDIV=26

  54.       MCG_C6 = MCG_C6_PLLS_MASK | MCG_C6_VDIV(26); //VDIV = 26 (x50) 

  55.       pll_freq = 100;

  56.       break;

  57.     case 2:

  58.       // Set system options dividers

  59.       //MCG=PLL, core = MCG, bus = MCG/2, FlexBus = MCG/2, Flash clock= MCG/4

  60.       set_sys_dividers(0,1,1,3);

  61.       // Set the VCO divider and enable the PLL for 96MHz, LOLIE=0, PLLS=1, CME=0, VDIV=24

  62.       MCG_C6 = MCG_C6_PLLS_MASK | MCG_C6_VDIV(24); //VDIV = 24 (x48)

  63.       pll_freq = 96;

  64.       break;

  65.    case 3:

  66.       // Set system options dividers

  67.       //MCG=PLL, core = MCG, bus = MCG, FlexBus = MCG, Flash clock= MCG/2

  68.       set_sys_dividers(0,0,0,1);

  69.       // Set the VCO divider and enable the PLL for 48MHz, LOLIE=0, PLLS=1, CME=0, VDIV=0

  70.       MCG_C6 = MCG_C6_PLLS_MASK; //VDIV = 0 (x24)

  71.       pll_freq = 48;

  72.       break;

  73.   }

  74.   while (!(MCG_S & MCG_S_PLLST_MASK)){}; // wait for PLL status bit to set


  75.   while (!(MCG_S & MCG_S_LOCK_MASK)){}; // Wait for LOCK bit to set


  76. // Now running PBE Mode


  77. // Transition into PEE by setting CLKS to 0

  78. // CLKS=0, FRDIV=3, IREFS=0, IRCLKEN=0, IREFSTEN=0

  79.   MCG_C1 &= ~MCG_C1_CLKS_MASK;


  80. // Wait for clock status bits to update

  81.   while (((MCG_S & MCG_S_CLKST_MASK) >> MCG_S_CLKST_SHIFT) != 0x3){};


  82. // Now running PEE Mode


  83. return pll_freq;

  84. } //pll_init



关键字:飞思卡尔  Kinetis  时钟系统 引用地址:飞思卡尔Kinetis 60(K60)时钟系统分析

上一篇:飞思卡尔KL16时钟配置
下一篇:飞思卡尔双车蓝牙互联教程

推荐阅读

SPI(Serial Peripheral Interface--串行外设接口) 总线系统是一种同步串行外设接口,它可以使MCU与各种外围设备以串行方式进行通信以交换信息。 SPI是Freescale(原 Motorola)公司首先在其处理器上定义的。 SPI是一种高速、主从式、全双工、同步传输的通信总线,SPI总线在物理层体现为四根传输线:MOSI (Master Output Slaver Input) – 主...
受全球经济影响, 从去年第三季度开始,全球汽车市场同步进入衰退期,去年第四季度同比降幅为 9.5%,达到最低谷。而今年总体情况由于之前基数的原因,汽车市场下滑态势相对降幅收窄。 今年第二季度全球汽车销售 2311.9 万辆,同比下滑 2.7%。北美、亚洲、欧洲、南美均为负增长。北美汽车销售 555 万辆,同比下滑 2.1%亚洲汽车销售 1147 万辆,...
交通运输部部长李小鹏来到菜鸟网络总部调研。据悉,在菜鸟无人快递车前,李小鹏询问了阿里巴巴无人驾驶的新进展。他表示,无人快递车在校园等半封闭环境下发挥了作用,未来可以把聪明的路与智能的车结合起来,加快推进无人快递车更广泛的使用,可以纳入交通强国试点当中。无人驾驶是目前全球热门的研发技术,不少车企推出自动驾驶汽车进行测试,互联网、科...
“链,是一个绳索,一个部落,一个组织;而鄙视,是一种相对关系。” 虽然不愿承认,但是对于当下任何一个相对成熟且完整的板块而言,“鄙视链”都是客观存在的东西。身处其中,没有丝毫的情面可言,弱肉强食就是最为直接的生存法则,孰强孰弱一目了然。 转而将目光聚焦于汽车行业,伴随电动化转型的巨浪奔涌袭来,身处这片刚刚由红转蓝的海域之中,无论想...

史海拾趣

问答坊 | AI 解惑

TSC 7107cpl

各位 高手,在下 寻找有关TSC 7107cpl  /  8729BK   资料。用于连接着3位显示数码管的驱动 找到了 英文资料。。。 http://www.alldatasheet.com/view.jsp?Searchword=7107CPL http://www.alldatasheet.com/datash ...…

查看全部问答∨

车载用加速度传感器市场分析

矢野经济研究所预测2008年度消费类加速度传感器市场将比上年增长30.8%,达到2亿7450万个。车载用加速度传感器将比上年增长12.2%,达到 2亿8230万个。这样,消费类加速度传感器和车载用加速度传感器的个数将接近同等规模。另一方面,预计角速度传感 ...…

查看全部问答∨

4路组相联cache中4路是指什么?组数or每组的块数?

4路组相联cache中4路是指什么?组数or每组的块数?…

查看全部问答∨

谁有tornado2.2 for mips ?

小弟刚刚学习vxworks,要作MIPS的BSP开发, 请问谁有tornado2.2 for mips 呀?…

查看全部问答∨

请问WINCE下的进程监控如何实现?

目前需要实现:能捕获到某个指定exe窗体打开事件,在打开前调用自己的程序,根据程序运行结果判断是否执行被拦截的exe事件。 原本是准备用钩子函数的,但是所有找到的WINCE钩子函数都说只有三个钩子:WH_JOURNALPLAYBACK,WH_JOURNALRECORD,WH_KE ...…

查看全部问答∨

请问什么叫做In-box driver?谢谢!

最近看新版本得WDK关于驱动部分的内容,看到一个叫做In-box driver的名词,请问这指的是什么类型的驱动?或者驱动的什么方面内容?谢谢!…

查看全部问答∨

PWM波的占空比?

改变PWM波的占空比可以让电机转,改变PWM波的周期可以 调速。假如周期为500,我让占空比从10变到490和从240变到 260会有什么不一样?请各位大侠不吝赐教,谢谢! …

查看全部问答∨

MSP430G2553 #define OUTMOD

#define OUTMOD_0            (0*0x20u)  /* PWM output mode: 0 - output only */ #define OUTMOD_1            (1*0x20u)  /* PWM outpu ...…

查看全部问答∨
小广播
设计资源 培训 开发板 精华推荐

最新单片机文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved