RISC-V里程碑,两年内批准了 40 项规范

发布者:EEWorld资讯最新更新时间:2024-04-25 来源: EEWORLD关键字:RISC-V 手机看文章 扫描二维码
随时随地手机看文章

在航空航天、AI/ML、汽车、数据中心、嵌入式、HPC 和安全等市场,各公司正在新发布的 RISC-V 规范和支持扩展的支持下构建创新、定制和可扩展的 RISC-V 解决方案。 目前,市场上有超过 130 亿个 RISC-V 内核,这些新规范的批准进一步促进了全球 RISC-V 实施的增长和采用。


RISC-V 是一种标准ISA,允许成员自由灵活地按照自己认为合适的方式使用 RISC-V。 RISC-V International 是 RISC-V 标准的管理者,包括 75 个技术工作组,在标准规范方面进行合作,以推动 RISC-V ISA 的采用。 每个扩展和规范都必须经过严格的开发、审查和批准流程才能获得批准。


RISC-V 技术指导委员会主席、Ventana Micro Systems 联合创始人兼首席技术官Greg Favor 表示:“作为技术指导委员会的主席和多个 RISC-V 技术工作组的积极参与者,我亲身了解协作的力量及其对 RISC-V 国际社区所取得的令人印象深刻的技术成就的影响。世界各地的组织(无论是公共组织还是私人组织)都在转向 RISC-V,因为它优雅而简单。 基本 RISC-V ISA 简单且锁定,批准的扩展和新规范是对会员优先事项和行业需求的直接回应。”


批准的规格包括:


效率:bitmanip、Zc*、Zfa

虚拟化:hypervisor、aia、iommu

矢量:vector、vector crypto、FP16、BF16


这些批准加上 RISC-V 软件生态系统的最新进展(例如 RISE 联盟和软件优化指南),显示了持续的进展。 整个 RISC-V 生态系统受益于共享标准 ISA,具有设计自由度、灵活性、互操作性和规模。 RISC-V International 拥有多元化的会员基础,大约三分之一的会员在北美,三分之一在欧洲,三分之一在亚太地区。 4,200 多名成员的数万名工程师的集体投资和共同贡献确保 RISC-V 已经成为未来几代计算领域公认的 ISA 标准。


“RISC-V 的创新速度和广度确实令人印象深刻! 我们的社区由创新和协作的力量驱动,只有众多工程师才能发挥这种力量,以确保 RISC-V 的技术构建模块能够经受住时间的考验。”RISC-V International CEO Calista Redmond说道。 “我们的开放式合作和专门的技术社区能够在全球范围内广泛采用和参与,在短时间内实现重大的战略性技术批准。”


RISC-V International 致力于推进 RISC-V ISA 并突破硬件和软件设计的技术界限。 RISC-V 预计其 Profile 系列和生态系统的第一个平台将在 2024 年获得批准,从而提高软件设计的可移植性。

关键字:RISC-V 引用地址:RISC-V里程碑,两年内批准了 40 项规范

上一篇:这一次,英特尔要全面颠覆AI了
下一篇:消息称高通再战服务器芯片市场:台积电 N5P 工艺、80 核 Oryon 双路

推荐阅读最新更新时间:2024-11-08 18:59

Eggtronic推出基于RISC-V架构的电源控制器
Igor Spinella 与 Nick Flaherty创立了芯片公司Eggtronic,开发基于RISC-V的电源控制器,如今已募资1500 万欧元。 意大利芯片商 Eggtronic计划推出了一系列高度集成的 AC-DC转换控制芯片,日前其成功推出了首颗基于RISC-V 内核的控制器。 “QuarEgg技术的诞生是为了解决准谐振和有源钳位技术的问题。”总部位于摩德纳的 Eggtronic首席执行官兼创始人 Igor Spinella 说。在整个负载上使用零电压开关技术 (ZVS),可以支持最高45W的高效率充电器。 “明年第一季度我们将推出SmartEgg,它是单级功率因数校正 (PFC) 和电源转换器。然后是下
[电源管理]
耐能推出首款车规级芯片KL530,基于RISC-V
11月4日,耐能创始人兼CEO刘峻诚博士受邀在全球顶尖科技峰会Web Summit发布耐能最新一代芯片-KL530,Web Summit今年吸引了来自全球4万多人参加此次盛会。 KL530 将耐能新一代 NPU 与最先进的图像感应处理器集成在一起,实现了更低的功耗,而清晰度则更高 KL530 是耐能首款基于开源 RISC-V 指令集的芯片,也是目前耐能最节能的处理器。KL530 的TOPS/Watt比 KL520提升了 2 倍之多,此前,KL520的低功耗在市场上已受到广泛的认可。而在 Mobilenet 和 Resnet 等关键 AI 模型中,KL530 的性能最高可达 KL520 的 10 倍。这是一次全方位的升级。
[汽车电子]
耐能推出首款车规级芯片KL530,基于<font color='red'>RISC-V</font>
Esperanto展示基于RISC-V芯片的AI加速Demo
本文编译自Forbes Esperanto 多年来一直在谈论他们的边缘 AI 芯片,现在该公司展示了用于图像、语言和推荐处理的AI加速Demo。我有机会观看了该平台的演示,并对基于 RISC-V 的平台的性能和能效印象深刻。我也很高兴地看到,Esperanto展示了 Resnet50、DLRM 和 BERT 底层的 Transformer 网络。 就目前而言,该芯片仅作为单个加速器运行。额外的调整和工程应该会显着提高频率,并将架构扩展到其他芯片,以实现更大的网络和更高的吞吐量。我目前还不能分享基准测试结果,但所有三种类型的性能都很好,功耗也大概在20W左右。 我们在此介绍的 Esperanto 芯片具有近 1100 个
[嵌入式]
晶心科技与元视芯打造全球首款采用RISC-V的车规级CMOS图像传感器
RISC-V IP供货商Andes晶心科技(TWSE:6533)与边缘运算芯片供货商元视芯智能科技共同宣布,元视芯 MAT系列作为全球首次采用RISC-V IP SoC的车规级CMOS图像传感器系列芯片产品,采用了晶心AndesCore™ N25F-SE处理器,按照ISO26262功能安全流程标准设计,产品达到ASIL-B 等级,并遵循AEC-Q100 Grade 2,实现高水平的安全性和可靠性。 透过使用 HDR 等技术,可以在简单、经济且高效的系统中实现高阶成像性能。 该系列产品不仅达到了高动态范围、高灵敏度、高色彩还原的成像效果,而且满足了ADAS决策的应用需求。 Andes晶心科技的N25F-SE是32位RISC-V
[半导体设计/制造]
软硬件协同优化,平头哥玄铁RISC-V斩获MLPerf四项第一
4月7日,全球权威AI基准测试MLPerf发布最新榜单,在聚焦低功耗、高能效的IoT领域Tiny v0.7榜单中,基于平头哥玄铁RISC-V C906处理器的软硬件联合优化方案,取得了全部4个指标的第一。这意味着 在AIoT领域,RISC-V架构能以极低的计算代价实现定制化AI功能。 (图说:MLPerf网站截图) MLPerf Tiny是目前全球IoT领域对软硬件性能和优化能力测试的权威AI榜单,包含视觉唤醒、图像分类、语音唤醒及异常监测等4个典型AI任务。今年,参与比拼的CPU覆盖ARM、RISC-V及自研架构等。 此次Tiny v0.7榜单中,在不使用加速器的情况下,阿里基于平头哥玄铁RISC-V C906处
[嵌入式]
软硬件协同优化,平头哥玄铁<font color='red'>RISC-V</font>斩获MLPerf四项第一
Cortus郝庄严:公司将重点发展RISC-V指令级
近日,由中国电子信息产业发展研究院,工信部软件与集成电路促进中心,《中国集成电路产业人才白皮书》编委会合作发布了中国集成电路产业人才白皮书(2017-2018年版),并同期举办了主题为“汇众智、聚英才、创未来”的“2018全球半导体才智大会”。 在大会期间,Cortus中国郝庄严介绍了Cortus的一些情况,并且阐述了对于人才的观点。 Cortus 2005年在法国成立,目前在亚洲地区的台湾、韩国、日本、中国大陆都有分支机构。Cortus是RISC-V基金会的铂金创始会员,是RISC-V处理器核心了供应商。Cortus拥有一系列的Cortus ISA和RISC-V ISA的处理器核心、数字和软件IP、模拟和射频IP、完整的
[半导体设计/制造]
沁恒微电子受邀参加首届RISC-V中国峰会
第一届RISC-V中国峰会(RISC-V World Conference China) 将于2021年6月21日至27日在上海科技大学举办,沁恒微电子受邀参加本次峰会。 沁恒微电子作为RISC-V国际基金会战略会员,基于“一核三接口”等自研技术,针对万物互联、上下互通的应用,提供品类丰富的RISC-V系列MCU。 展位:A3 时间:2021年6月22~24日 主题演讲:面向嵌入式MCU的RISC-V落地及其发展-2021年6月22日14:40 RISC-V中国峰会简介 峰会由上海科技大学和中国科学院软件研究所联合主办,中国RISC-V产业联盟(CRVIC)、中国开放指令生态联盟(CRVA)、CNRV
[单片机]
沁恒微电子受邀参加首届<font color='red'>RISC-V</font>中国峰会
技术白皮书 利用先进形式验证工具来高效完成RISC-V处理器验证
技术白皮书 利用先进形式验证工具来高效完成RISC-V处理器验证 我们在上一篇技术白皮书 《基于形式验证的高效RISC-V处理器验证方法》 中,以Codasip L31这款用于微控制器应用的32位中端嵌入式RISC-V处理器内核为例,介绍了一个基于形式验证的、易于调动的RISC-V处理器验证程序。它与RISC-V ISA黄金模型和RISC-V合规性自动生成的检查一起,展示了如何有效地定位那些无法进行仿真的漏洞。 RISC-V的开放性允许定制和扩展基于RISC-V内核的架构和微架构,以满足特定需求。这种对设计自由的渴望也正在将验证部分的职责转移到不断壮大的开发人员社群。然而,随着越来越多的企业和开发人员转型RISC-
[工业控制]
技术白皮书    利用先进形式验证工具来高效完成<font color='red'>RISC-V</font>处理器验证
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved