奕斯伟计算公司在最新的RISC-V边缘计算SoC中将 SiFive CPU、Imagination GPU 和自有 NPU 结合集成

发布者:EE小广播最新更新时间:2024-06-26 来源: EEWORLD关键字:RISC-V  边缘计算  SoC  CPU  GPU  NPU 手机看文章 扫描二维码
随时随地手机看文章

通过将两大RISC-V领导者的IP与奕斯伟计算公司自主研发的NPU等多项专业技术相结合,为奕斯伟计算的 EIC77系列SoC带来先进的AI加速和丰富的用户界面。


image.png


2024年6月25日周二,德国慕尼黑——今天,北京奕斯伟计算技术股份有限公司(以下简称“奕斯伟计算”)与Imagination Technologies和SiFive联合宣布,奕斯伟EIC77系列SoC中的图形和计算加速功能由Imagination的GPU IP、SiFive的CPU IP,以及奕斯伟计算的专有神经网络单元NPU无缝集成而成。


“AI时代,面对千行百业被重塑的巨大机遇,奕斯伟计算正在构建基于RISC-V的智能计算未来,”奕斯伟计算副董事长王波表示,“算力是AI的核心驱动力,我们已推出EIC77系列SoC,以满足客户更多应用场景的不同算力需求。RISC-V的难点在于生态推广,我们很高兴与这些生态系统中富有经验且勇于创新的伙伴合作,为客户提供更好的解决方案。通过将来自SiFive的强大RISC-V处理器与Imagination专注于计算的GPU以及我们自有的高性能NPU等技术相结合,我们在边缘计算、AI PC、AI加速等领域打造了表现卓越的系列产品。”


EIC77系列于 2024 年早些时候首次发布,涵盖单Die RISC-V边缘计算芯片EIC7700及更高算力版本EIC7700X,双Die RISC-V AI PC芯片EIC7702及更高算力版本EIC7702X,可为从机器视觉应用(如行为识别和人脸识别)到大型语言模型等各种边缘计算应用提供出色的性能。 EIC7700X将搭载于 2024 年 8 月上市的开发平台 SiFive 的 HiFive Premier P550 开发板。 具体来说, 它具有以下特点:


  • 基于RISC-V RV64GBC ISA的四核SiFive Performance P550核,运行频率为1.4GHz up to 1.8GHz,采用十三级、三发射、乱序流水线。

  • 高效的IMG A系列GPU,在紧凑的硅面积内提供了最佳的填充率和计算能力。其128宽超标量算术逻辑单元(ALU)配备专用AI处理管道,提供高达0.25 TFLOPS、1 TOPS和8 Gpixels的性能。

  • 由奕斯伟计算自主研发的深度神经网络加速器(NPU),提供19.95 TOPS INT8, 9.975 TOPS INT16, 9.975 FTOPS FP16计算性能

  • 高计算利用率用于DNN推理,resnet50网络下可跑到590fps(EIC7702X 1180fps), mobilev2网络下可跑到2600fps(EIC7702X达到5200fps)

  • 强大的视频编解码能力:高达8K@25fps的视频编码能力和高达8K@50fps的视频解码能力

  • 高DDR容量,  支持高达32GB(EIC7702X 达到64GB)的64-bit LPDDR4X或者LPDDR5@6400


'很高兴看到我们最高性能的CPU内核与奕斯伟计算等合作伙伴一起在高端产品中推出,包括新的SiFive HiFive Premier P550开发平台。 SiFive负责WW业务开发、销售和客户体验(CX)的高级副总裁剛誌堅表示:'RISC-V产品为现代工作负载提供了卓越的计算密度,正在改变人工智能领域。'与特定领域加速器(如 GPU 和 NPU)的紧密集成是实现 SoC 性能最大化的关键。SiFive与Imagination等主要IP供应商建立了长期合作关系,确保我们的共同客户能够迅速将成功的产品推向市场'。


'Imagination 首席产品官 James Chapman 表示:'将 RISC-V CPU 与可用于计算的 GPU 和 NPU 相结合,可以创建一个非常灵活且功能强大的人工智能平台。'Imagination为系统设计人员提供了RISC-V就绪GPU IP的最佳选择,我们的工程团队在RISC-V系统设计方面拥有宝贵的经验,能够最大限度地降低客户在构建多供应商、异构SoC时的复杂性。'


在6月25日(周二)至6月27日(周四)慕尼黑RISC-V欧洲峰会期间,EIC7700X将进行展出,参观奕斯伟计算展位了解更多信息。



image.png

关键字:RISC-V  边缘计算  SoC  CPU  GPU  NPU 引用地址:奕斯伟计算公司在最新的RISC-V边缘计算SoC中将 SiFive CPU、Imagination GPU 和自有 NPU 结合集成

上一篇:AI战争升温,英特尔回击AMD的AI基准测试结果
下一篇:ST携三款提升人类体验的展品亮相2024 MWC上海

推荐阅读最新更新时间:2024-11-08 13:53

亚科鸿禹成为Tensilica原型验证合作伙伴
Tensilica日前宣布,位于北京的亚科鸿禹科技有限公司成为Tensilica最新SoC(片上系统)原型合作伙伴,在快速发展的中国市场,使其可以对Xtensa可配置处理器和钻石系列标准处理器内核进行模拟仿真。亚科鸿禹公司在设计Altera FPGA开发板方面具有独到的专业技术,在芯片生产之前,该FPGA开发板经常被用来对芯片设计进行原型验证。 亚科鸿禹公司副总裁Thomas Yan表示:“我们在本土市场看到很多客户对Tensilica的CPU和DSP内核产生了浓厚兴趣,我们希望能够提供符合成本效益的Altera FPGA开发板,在芯片投入生产之前,帮助客户建立Tensilica处理器IP核的模拟仿真环境,从而使芯片
[嵌入式]
恩智浦汽车雷达系统SoC在ADAS中的应用
雷达是汽车 ADAS 的核心技术,可增强道路安全性,提高对驾驶员的便利性。 恩智浦 提供可扩展产品组合,包括高度集成、功能安全且信息安全的MMIC、处理器和SoC产品系列,可满足不断升高的安全要求并实现2+级及更高级别的自动驾驶。 系统设计人员需要可扩展、精简且高度集成的处理平台产品组合,为新一代雷达解决方案在计算敏捷性和高能效之间取得极佳平衡。 恩智浦 的产品包括完全集成的77 GHz RFCMOS收发器、高性能处理器和小型单芯片SoC,可实现从角落到远程直至4D成像雷达的完整应用频谱。当工程师开发可扩展的解决方案来满足新一代安全要求和应用时,可结合使用 恩智浦 提供的PMIC、CAN、以太网和FlexRay产品的综合解决方
[汽车电子]
恩智浦汽车雷达系统<font color='red'>SoC</font>在ADAS中的应用
TI推出业内首款支持数字和模拟位置传感器的工业驱动控制SoC
全新C2000 Delfino MCU和DesignDRIVE Position Manager技术可解决工业伺服器和AC逆变器驱动中位置传感器的对接难题 德州仪器(TI)(NASDAQ: TXN)日前宣布推出业内首款支持模拟与数字位置传感器的片上解决方案。全新的TMS320F28379D和TMS320F28379S微控制器(MCU)是TI C2000 Delfino MCU产品组合的延伸,搭配DesignDRIVE Position Manager技术,这些器件可以实现与位置传感器的简单对接。通过在片上完成解码任务并减少通信延迟,该解决方案可实现更快的控制环路性能,从而进一步提升系统的整体性能表现。此外,通过减少基
[工业控制]
音视频SoC测试要求几应用
  消费类领域的融合正在加速,在消费类电脑以及通信应用中,由于每个设备不断地增添新的功能,它们之间的界线变得更加模糊。例如无线手机,仅此一个设备现已内置数码摄像机、视频、因特网与电子邮件接入、多媒体消息、MP3播放机、位置服务、PDA功能、甚至有广播MTV。   无线手机出现高品质音视频应用后,需要更快的取样率、更宽的动态范围,更大的内存。即使在汽车的有限空间内,想要实现多声道音频和高分辨率位置显示的存储带有DVD信息的全球定位系统(GPS)接收机,更需要高品质的音视频。   消费类应用的融合突显系统级集成的重要性,这是RF、混合信号、高速接口、电源管理,内存和高性能处理器的集成。为了缩小体积,降低成本和功耗,这类器件是用系统芯
[嵌入式]
赛昉科技发布并开源基于Yocto的昉·天枢Linux SDK
在上周刚举办的RISC-V Summit 2021上, 赛昉科技 作为 RISC-V软硬件 生态的领导者,宣布其自主研发基于RISC-V的64 位CPU Core IP“昉·天枢”正式交付客户。这款产品是迄今为止性能最佳的 RISC-V CPU 内核 IP。它采用最全的RISC-V指令集,包括RV64GC、位操作扩展(B)、用户级中断(N)、向量扩展V(Vector)V1.0与管理程序扩展H(Hypervisor),非常适合高性能计算。 继昉·天枢正式交付之后,周一(12月13日) 赛昉科技 在RVspace开源社区上发布了基于Yocto项目的“StarFive Dubhe Linux 软件开发套件 (SDK)”并且该SDK在
[嵌入式]
赛昉科技发布并开源基于Yocto的昉·天枢Linux SDK
豪威与Seeing Machines合作,推出集成ISP与NPU的DMS处理器
豪威日前与计算机视觉技术公司Seeing Machines合作,推出汽车行业首个专用的驾驶员监控系统(DMS)和乘员监控系统(OMS)专用集成电路(ASIC),它结合了图像信号处理器(ISP),以及Seeing Machines的Occula神经处理单元(NPU)。 豪威在2021年1月宣布了世界上第一个集成了AI NPU、ISP和DDR3内存的专用DMS ASIC(OOX8000)。新的 OAX4600集成了Occula NPU。具有更高水平的处理和性能,符合ASIL B车规安全标准,并基于与生态系统供应商更深入的合作。它包括一个HW RGB-IR ISP、网络安全和最高能效的解决方案。 豪威与Seeing Machine
[汽车电子]
苹果全新4K 21.5吋iMac拆解 CPU与RAM模组可更换
苹果(Apple)2017年版4K 21.5吋iMac推出后,知名拆解网站iFixit也对其进行内部零组件拆解,发现这款iMac与过去最大不同之处,在于其中央处理器(CPU)及RAM这两个最有可能被用户升级的零组件,均改为模组化、可更换的配置模式,而非焊死在主机板上,另外内建标准2.5吋SATA硬碟也完全升级,整体维修难易度在最易维修为10分的评测中,这款iMac被评为3分。   根据科技网站MacRumors报导及iFixit网站指出,这款4K 21.5吋iMac在外型上与前一代没有太大差异,内建CPU为英特尔(Intel) 3.0GHz 4核心Core i5、RAM为8GB 2400MHz的DDR4存储器、2GB VRAM、超
[家用电子]
Intel披露CPU/GPU混合芯片细节和时间
  3月18日消息,英特尔2008年春季开发商论坛会议下个月将在中国上海召开。英特尔在会前的新闻发布会上简单地介绍了英特尔即将推出的图形芯片内核“Larrabee”的状况。   “Larrabee”与AMD的Radeon和NVIDIA的GeForce处理器有很大区别。“Larrabee”是以中央处理器架构中使用的x86指令集为基础的。英特尔副总裁Steve Smith强调说,“Larrabee”不仅是一个图形处理器,而且是能够完成任何流处理任务的多核芯片。   Smith没有详细说明“Larrabee”芯片中有多少个内核,不过,英特尔2006年披露的早期方案是采用16个内核。每个内核的运行速度都超过2GHz。   “Larr
[焦点新闻]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved