RISC-V 在欧洲展现出雄心勃勃的前景

发布者:EEWorld资讯最新更新时间:2024-07-19 来源: EEWORLD关键字:RISC-V 手机看文章 扫描二维码
随时随地手机看文章

随着开源指令集架构 RISC-V 的日益普及,欧洲科技领域正在经历显著的变革。


在最近的 RISC-V 欧洲峰会上,领先的专家和行业代表讨论了欧洲如何在复杂的融资机制、研究机构和行业伙伴关系网络中定位自己为 RISC-V 生态系统的关键参与者。这一发展标志着技术进步,并暗示着向半导体技术更大自主权的战略转变。


在会议上,EE Times 采访了慕尼黑应用技术大学教授、FOSSi 基金会和 RISC-V 董事会成员 Stefan Wallentowitz 以及巴塞罗那超级计算中心 (BSC) 的首席研究工程师 Teresa Cervero。


利用欧洲资金进行创新


欧洲项目和拨款对于推动 RISC-V 的发展至关重要。欧洲各资助机构已对研究机构和大学进行了巨额投资,为创新创造了肥沃的土壤。


RISC-V 领域的著名人物 Wallentowitz 告诉我们,虽然大学推动了 RISC-V 的大部分初始研究,但将这些研究转化为商业产品的最终责任在于行业。“最终,这是公司的责任。我们都支持将我们的成果转移到行业,但实现它不是我们的任务,”他说。


资助结构旨在激励学术界和行业之间的合作。通常,大学承担 70% 的研究预算,并期望行业合作伙伴贡献剩余的 30%。这种模式确保行业利益相关者对研究成果有归属感,从而为技术转让营造有利的环境。


商业化的挑战


尽管资金流入令人鼓舞,但将学术研究转化为商业产品仍然存在挑战。


Wallentowitz 指出,例如,德国的大学仅限于生产预商业技术成果。“研究项目只能产生技术就绪水平达到 4 或 5 的成果,”他解释道。这一限制需要行业参与推动技术超越研究阶段。


Cervero 也是 RISC-V 峰会组委会成员,她强调大学和研究机构专注于展示创新理念和改进。“我们提出想法并展示改进。公司必须看到其中的潜力并加以利用,”她说。这种责任分工确保研究保持前沿,而行业推动实际应用。


比较生态系统:欧洲与美国


欧洲 RISC-V 生态系统与美国形成鲜明对比。美国拥有更明显的行业主导研究资助文化。像 DARPA 这样的项目积极鼓励大学与行业合作伙伴合作,促进从研究到商业产品的更平稳过渡。


然而,在欧洲,此类合作的规模和性质有所不同。Wallentowitz 指出,尽管欧洲存在产学研合作,但这种合作往往不如美国活跃。“缺乏由行业驱动的创新生态系统是问题所在,”他说。欧洲行业更为保守,在致力于商业化之前对可证明的成果抱有更高的期望。


Cervero 也表达了同样的看法,她指出,欧洲投资者往往更厌恶风险,在投资前要求有潜在成功的具体证据。“欧洲的投资比美国保守得多。公司希望得到保证,两年后就会有一款具有这些功能的产品,”她说。


弥合 RISC-V 和制造业之间的差距


RISC-V 在欧洲发展的一个关键方面是制造能力。欧洲研究人员通常依赖与能够以较低成本获得制造设施的公司达成的交易。这种安排强调了战略伙伴关系在克服基础设施限制和扩大生产方面的重要性。


Wallentowitz、Cervero 和其他专家透露,欧洲机构寻求与国际合作伙伴合作的趋势越来越广泛,包括美国、日本和巴西的合作伙伴。这些伙伴关系对于共享专业知识、获取资源以及确保欧洲 RISC-V 创新在全球范围内保持竞争力至关重要。


机遇和未来展望


尽管面临这些挑战,但 RISC-V 在欧洲的未来前景光明。RISC-V 的开源性质提供了独特的优势,允许在各种应用程序中广泛采用和适应。Wallentowitz 表示有信心RISC-V 将在工业应用领域(尤其是自动化领域)获得广泛普及。“我认为这将在未来五年内发生,可能到 2027 年,”他预测道。


Cervero 建议,更广泛的采用可能从小型、面向消费者的设备开始。通过展示在这些领域的成功,RISC-V 可以建立一个记录,以鼓励在汽车等行业更广泛地使用——欧洲在这些行业拥有重要的专业知识,但需要严格的验证和认证。“从小型物联网设备开始是最好的方法,因为你可以在短期内以较低的价格获得有用的设备,”她说。


此外,欧洲的合作精神超越了其边界。巴伐利亚加州技术转让计划等机构体现了跨境伙伴关系,可以通过多样化的投入丰富 RISC-V 生态系统并扩大其影响力。


RISC-V 是一项战略要务


RISC-V 不仅代表欧洲的技术进步;它是一项战略要务。随着全球半导体市场竞争日趋激烈,欧洲对 RISC-V 的投资标志着其向更大技术主权迈进。通过培育一个连接学术界和工业界的强大生态系统,欧洲正在培育创新并确保其能够转化为切实的经济和战略利益。


RISC-V 在欧洲的未来之路既是机遇也是挑战。通过持续的合作、战略投资和对商业化的关注,欧洲完全有能力充分利用 RISC-V 的潜力,推动半导体行业开源创新的新时代。

关键字:RISC-V 引用地址:RISC-V 在欧洲展现出雄心勃勃的前景

上一篇:100%自主龙芯架构!北航成功流片两款CPU
下一篇:TPU芯片:国内面对AI大模型的另一个解法

推荐阅读最新更新时间:2024-11-13 17:36

SiFive与UltraSoC结盟通过DesignShare产业生态加速RISC-V开发
电子网消息,首家客制化、开源嵌入式半导体产品无晶圆厂模式提供商SiFive日前宣布:UltraSoC将为基于RISC-V开源处理器规范的SiFive Freedom平台提供调试与追踪技术,此举将是DesignShare计划的一部分。UltraSoC的嵌入式分析半导体知识产权(IP)将通过最近发布的SiFive DesignShare生态系统对外提供,该生态系统为任何公司、发明人和创客都提供了驾驭客制化芯片动力的能力。UltraSoC的调试与追踪功能将支持Freedom平台的用户去广泛对接其设计中所用到的各种工具与接口。 DesignShare概念支撑了一整套应用,诸如SiFive、UltraSoC这样的公司及其他生态系统伙伴已
[半导体设计/制造]
利用GreenWaves的RISC-V打造纳米无人机大脑
日前,某研究团队发表了一篇论文,展示了一种并行超低功耗(PULP)处理器和卷积神经网络(CNN),可以赋予现成的Crazyflie 2.1纳米无人机实现 顶级自主导航能力 ——尽管体积和重量都很小。 “人工智能驱动的袖珍型空气机器人有可能彻底改变物联网生态系统,充当自主、不显眼和无处不在的智能传感器。 该团队在论文摘要中声称。 凭借几平方厘米的外形尺寸,纳米大小的无人驾驶飞行器(UAV)是室内人机交互任务的天然适配,我们在工作中解决的姿态估计问题也是天然适配。 然而,由于纳米UAV有限的有效载荷和计算能力,使机载大脑只能使用100mW以下的微控制器。我们的处理器在新型并行超低功耗(PULP)架构范式和深度神经网络(DNN
[物联网]
利用GreenWaves的<font color='red'>RISC-V</font>打造纳米无人机大脑
聚焦RISC-V,关注发展最新动向
中国近年来积极发展半导体产业,其中又以RISC-V近年来成长动能强劲,布局RISC-V架构已久的32/64位嵌入式CPU核心供货商晶心科技(Andes Technology),将于3月19、21日分别在上海及深圳举办「RISC-V CON」,除了介绍晶心AndeStar™ V5高效能处理器核心25系列的新产品及最新小面积的22系列,还邀请到RISC-V基金会中国顾问委员会主席方之熙博士及中国开放指令生态(RISC-V)联盟秘书长暨中科院计算所研究员包云岗博士,分享中国RISC-V的最新发展动向。 精简、可模块化、可扩充的RISC-V正以惊人的速度袭卷全球。目前RISC-V基金会成员已超过200, 包含国际知名的系统公司、半导体
[物联网]
聚焦<font color='red'>RISC-V</font>,关注发展最新动向
SiFive携全新产品和商业模式让RISC-V触手可及
中国,上海 – 2017年5月8日 – 由免费开源RISC-V指令集架构发明者创建的企业SiFive于今日在上海参加RISC-V基金会主办,NVIDIA和上海交通大学联合承办的第六届RISC-V技术研讨会,首次在中国与到会的200余名国内外顶尖学者和企业共同分享RISC-V指令集和其相关前景应用。作为首家基于免费开源RISC-V指令集架构的定制半导体公司,SiFive还在研讨会上分享了公司的最新进展 – SiFive即将推出目前访问RISC-V内核最快捷也最简单的方式 – Coreplex IP产品。随着RISC-V生态系统的快速发展,SiFive Coreplex IP设计已成为RISC-V内核的实际领导者,拥有比任何其他RIS
[半导体设计/制造]
兆易创新联手IAR Systems发布全新RISC-V解决方案
日前,IAR Systems®,面向未来的嵌入式开发软件工具与服务供应商,宣布与兆易创新,业界领先的Flash和MCU供应商达成合作伙伴关系,并为兆易创新基于RISC-V内核的MCU产品提供性能强大的开发工具。 IAR Systems推出的C/C ++编译器和调试器工具链IAR Embedded Workbench®,具备了领先的代码性能(包括容量和速度),以及完全集成的调试器(包括模拟器和硬件调试支持)等广泛调试功能。自1983年以来,IAR Systems的解决方案为超过一百万套嵌入式应用提供了开发质量、可靠性和效率的保障。IAR Systems久负盛名的支持和服务体系也提
[嵌入式]
兆易创新联手IAR Systems发布全新<font color='red'>RISC-V</font>解决方案
CHIPS Alliance宣布将RISC-V SweRV内核引入开源社区
芯片联盟(CHIPS Alliance)宣布对RISC-V SweRV Core EH2和SweRV Core EL2进行加强,后者是由Western Digital为开源社区开发的内核。 自今年早些时候引入该内核以来,CHIPS Alliance一直与其社区合作,通过透明和严格的过程来验证内核,并纳入各种新的更新。 SweRV核心EH2是世界上第一款双线程商用嵌入式RISC-V核心,专为支持数据密集型edge、AI和IoT应用的嵌入式设备而设计。 SweRV核心EL2是一个超小型,超低功耗RISC-V核心优化应用,如状态机定序器和波形发生器。 新更新的内核现在可以免费提供给每个人,CHIPS Alliance将于
[嵌入式]
Codasip 700系列正式问世,赋能定制计算!
如今,利用新的方法来创造差异化的产品是当今技术创新者们所追求的目标。当半导体扩展规律已经显示出极限时,我们该如何满足对更高计算性能的需求?办法只有一个:为特定需求定制计算。具体来说满足定制计算需要具备架构优化、应用剖析、硬件/软件协同优化,以及建立在强大设计基础上的领域专用加速等要素。这些要素加上尽可能简洁的设计流程以提高效率,并缩短上市时间,同时可以让客户掌握自主权并保持灵活性。 用于定制计算的下一代 RISC-V处理器 - Codasip全新700系列 Codasip的全新700系列是一个可配置且可定制的RISC-V基准处理器系列,可实现无限创新。700系列是对Codasip广受欢迎的嵌入式内核的补充,它提供了一个
[半导体设计/制造]
Codasip 700系列正式问世,赋能定制计算!
Codasip推出Bk7 64位 RISC-V内核
Codasip宣布Bk7正式发布。据该公司称,Bk7是迄今为止RISC-V处理器IP的Codasip系列中最先进,其构建考虑了特定领域及定制的优化。 Bk7非常适合大多数现代应用,从安全到实时AI处理,尤其是在需要嵌入式Linux的地方。 Codasip Bk7是一个64位处理器内核,具有一个顺序7级流水线,完全符合RV64IMAFDC指令集体系结构(ISA)。与所有Codasip Bk核心一样,开放的RISC-V标准可以随意配置和扩展核心,以满足客户特定领域的需求。 基于RISC-V的处理器可以进行定制,但这种可定制性对芯片制造商在上市时间方面提出了挑战。用于设计Bk7的CodasipStudio工具集通过自动化所有
[半导体设计/制造]
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

换一换 更多 相关热搜器件
随便看看

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved