组成开漏形式的电路有哪些特点?

发布者:平安心境最新更新时间:2024-09-03 来源: 21ic关键字:集电极  高电平  三极管 手机看文章 扫描二维码
随时随地手机看文章

开漏输出:输出端相当于三极管的集电极, 要得到高电平状态需要上拉电阻才行。适合于做电流型的驱动,其吸收电流的能力相对强(一般20ma以内)。

推挽结构:一般是指两个三极管分别受两互补信号的控制,总是在一个三极管导通的时候另一个截止。

我们先来说说集电极开路输出的结构。集电极开路输出的结构如图1所示,右边的那个三极管集电极什么都不接,所以叫做集电极开路(左边的三极管为反相之用,使输入为“0”时,输出也为“0”)。对于图1,当左端的输入为“0”时,前面的三极管截止(即集电极C跟发射极E之间相当于断开),所以5V电源通过1K电阻加到右边的三极管上,右边的三极管导通(即相当于一个开关闭合);当左端的输入为“1”时,前面的三极管导通,而后面的三极管截止(相当于开关断开)。


组成开漏形式的电路有哪些特点?

我们将图1简化成图2的样子。图2中的开关受软件控制,“1”时断开,“0”时闭合。很明显可以看出,当开关闭合时,输出直接接地,所以输出电平为0。而当开关断开时,则输出端悬空了,即高阻态。这时电平状态未知,如果后面一个电阻负载(即使很轻的负载)到地,那么输出端的电平就被这个负载拉到低电平了,所以这个电路是不能输出高电平的。

再看图三。图三中那个1K的电阻即是上拉电阻。如果开关闭合,则有电流从1K电阻及开关上流过,但由于开关闭其它三个口带内部上拉),当我们要使用输入功能时,只要将输出口设置为1即可,这样就相当于那个开关断开,而对于P0口来说,就是高阻态了。

对于漏极开路(OD)输出,跟集电极开路输出是十分类似的。将上面的三极管换成场效应管即可。这样集电极就变成了漏极,OC就变成了OD,原理分析是一样的。

另一种输出结构是推挽输出。推挽输出的结构就是把上面的上拉电阻也换成一个开关,当要输出高电平时,上面的开关通,下面的开关断;而要输出低电平时,则刚好相反。比起OC或者OD来说,这样的推挽结构高、低电平驱动能力都很强。如果两个输出不同电平的输出口接在一起的话,就会产生很大的电流,有可能将输出口烧坏。而上面说的OC或OD输出则不会有这样的情况,因为上拉电阻提供的电流比较小。如果是推挽输出的要设置为高阻态时,则两个开关必须同时断开(或者在输出口上使用一个传输门),这样可作为输入状态,AVR单片机的一些IO口就是这种结构。

开漏电路特点及应用

在电路设计时我们常常遇到开漏(open drain)和开集(open collector)的概念。

所谓开漏电路概念中提到的“漏”就是指MOSFET的漏极。同理,开集电路中的“集”就是指三极管的集电极。开漏电路就是指以MOSFET的漏极为输出的电路。一般的用法是会在漏极外部的电路添加上拉电阻。完整的开漏电路应该由开漏器件和开漏上拉电阻组成。如图4所示。


组成开漏形式的电路有哪些特点?

图4

组成开漏形式的电路有以下几个特点:

1. 利用外部电路的驱动能力,减少IC内部的驱动(或驱动比芯片电源电压高的负载)。当IC内部MOSFET导通时,驱动电流是从外部的VCC流经R pull-up ,MOSFET到GND。IC内部仅需很下的栅极驱动电流。

2. 可以将多个开漏输出的Pin,连接到一条线上。形成 “与逻辑” 关系。如图1,当PIN_A、PIN_B、PIN_C任意一个变低后,开漏线上的逻辑就为0了。这也是I2C,SMBus等总线判断总线占用状态的原理。如果作为输出必须接上拉电阻。接容性负载时,下降延是芯片内的晶体管,是有源驱动,速度较快;上升延是无源的外接电阻,速度慢。如果要求速度高电阻选择要小,功耗会大。所以负载电阻的选择要兼顾功耗和速度。

3. 可以利用改变上拉电源的电压,改变传输电平。如图5, IC的逻辑电平由电源Vcc1决定,而输出高电平则由Vcc2(上拉电阻的电源电压)决定。这样我们就可以用低电平逻辑控制输出高电平逻辑了(这样你就可以进行任意电平的转换)。(例如加上上拉电阻就可以提供TTL/CMOS电平输出等。)


组成开漏形式的电路有哪些特点?

图5

4. 开漏Pin不连接外部的上拉电阻,则只能输出低电平(因此对于经典的51单片机的P0口而言,要想做输入输出功能必须加外部上拉电阻,否则无法输出高电平逻辑)。一般来说,开漏是用来连接不同电平的器件,匹配电平用的。

5. 标准的开漏脚一般只有输出的能力。添加其它的判断电路,才能具备双向输入、输出的能力。

6.正常的CMOS输出级是上、下两个管子,把上面的管子去掉就是OPEN-DRAIN了。这种输出的主要目的有两个:电平转换、线与。

7.线与功能主要用于有多个电路对同一信号进行拉低操作的场合,如果本电路不想拉低,就输出高电平,因为OPEN-DRAIN上面的管子被拿掉,高电平是靠外接的上拉电阻实现的。(而正常的CMOS输出级,如果出现一个输出为高另外一个为低时,等于电源短路。)

8.OPEN-DRAIN提供了灵活的输出方式,但是也有其弱点,就是带来上升沿的延时。因为上升沿是通过外接上拉无源电阻对负载充电,所以当电阻选择小时延时就小,但功耗大;反之延时大功耗小。所以如果对延时有要求,则建议用下降沿输出。

应用中需注意:

1. 开漏和开集的原理类似,在许多应用中我们利用开集电路代替开漏电路。例如,某输入Pin要求由开漏电路驱动。则我们常见的驱动方式是利用一个三极管组成开集电路来驱动它,即方便又节省成本。如下图所示。


组成开漏形式的电路有哪些特点?

2. 上拉电阻R pull-up的阻值决定了逻辑电平转换的沿的速度。阻值越大,速度越低功耗越小。反之亦然。

Push-Pull输出就是一般所说的推挽输出,在CMOS电路里面应该较CMOS输出更合适,因为在CMOS里面的push-pull输出能力不可能做得双极那么大。输出能力看IC内部输出极N管P管的面积。和开漏输出相比,push-pull的高低电平由IC的电源低定,不能简单的做逻辑操作等。push-pull是现在CMOS电路里面用得最多的输出级设计方式。

当然open drain也不是没有代价,这就是输出的驱动能力很差。输出的驱动能力很差的说法不准确,驱动能力取决于IC中的末级晶体管功率。OD只是带来上升沿的延时,因为上升沿是通过外接上拉无源电阻对负载充电的,当电阻选择小时延时就小、但功耗大,反之延时大功耗小。OPEN DRAIN提供了灵活的输出方式,但也是有代价的,如果对延时有要求,建议用下降沿输出。

电阻小延时小的前提条件是电阻选择的原则应在末级晶体管功耗允许范围内,有经验的设计者在使用逻辑芯片时,不会选择1欧姆的电阻作为上拉电阻。在脉冲的上升沿电源通过上拉无源电阻对负载充电,显然电阻越小上升时间越短,在脉冲的下降沿,除了负载通过有源晶体管放电外,电源也通过上拉电阻和导通的晶体管对地 形成通路,带来的问题是芯片的功耗和耗电问题。电阻影响上升沿,不影响下降沿。如果使用中不关心上升沿,上拉电阻就可选择尽可能的大点,以减少对地通路的 电流。如果对上升沿时间要求较高,电阻大小的选择应以芯片功耗为参考。


关键字:集电极  高电平  三极管 引用地址:组成开漏形式的电路有哪些特点?

上一篇:什么是自举电容?自举电容的选择
下一篇:深入了解数字音频接口TDM在软硬件配置中的问题

推荐阅读最新更新时间:2024-11-08 17:21

三极管的测量方法详解
  首先将万用表打到测试二极管端,用万用表的红表笔接触三极管的其中一个管脚,而用万用表另外的那支表笔去测试其余的管脚,直到测试出如下结果:      1、如果三极管的黑表笔接其中一个管脚,而用红表笔测其它两个管脚都导通有电压显示,那么此三极管为PNP三极管,且黑表笔所接的脚为三极管的基极B,用上述方法测试时其中万用表的红表笔接其中一个脚的电压稍高,那么此脚为三极管的发射极E,剩下的电压偏低的那个管脚为集电极C。   2、如果三极管的红表笔接其中一个管脚,而用黑表笔测其它两个管脚都导通有电压显示,那么此三极管为NPN三极管,且红表笔所接的脚为三极管的基极B,用上述方法测试时其中万用表的黑表笔接其中一个脚的电压稍高,那么此脚为三极
[测试测量]
<font color='red'>三极管</font>的测量方法详解
浅析录像机射频功率放大器工作原理
    本RF功率放大器能输出2—3频道信号,覆盖面积约为一平方公里,是开办小型电视发射台的理想装置,适于电化教育。但使用时应上报当地无线电管理委员会,只有经批准后才能实施。   电路工作原理   该装置电路工作原理见图8.31所示。由三极管BG1,BG2,BG3组成参差调谐放大器。BG3的集电极负载是下级的输入匹配网络,可避免自激且信号传输增益最大。BGl、BG2、BG3工作在甲类状态。BG4重点改善高频动态特性,工作在丙类状态,效率高,其基极采用自给负偏压电路,有利于提高三极管温度稳定性。BG4的输出是一个匹配网络,使信号有效地传输到发射天线上。整机采用负电源供电。C7-C10为穿心电容器,作电源进线抗干扰之用。
[嵌入式]
新型晶体管特性图示仪扫描信号发生器
  引 言   晶体管特性图示仪是电子 测量 常用仪器之一,日前通用的晶体管特性图示仪的扫描信号和阶梯信号由50 Hz工频市电变换而来,扫描频率低,显示的特性曲线闪烁严重,稳定性差;X轴扫描为正弦脉冲,线性度差,在显示晶体管特性曲线时亮度不均匀(前亮后暗),而且波形变换电路复杂。本文介绍一种基于555定时器的晶体管特性图示仪 扫描信号发生器 设计方法。通过555定时器产生同步的X轴扫描锯齿波和Y轴扫描阶梯波,其扫描频率不受工频市电限制,扫描信号同步性能好,显示波形稳定。   1 扫描信号发生器 设计   1.1 晶体管特性 测量 原理   图1为晶体管输出特性 测量 原理,需 测量 的2个物理量是晶体管的集电极电流Ic和集
[测试测量]
02:按键的使用【MSP430F5529】
一:原理图 按键S1 对应IO口:P2.1 按键S2 对应IO口:P1.1 使用时,应该使能P2.1/P1.1的电阻接高电平。未按下按键时,端口电压为高电平。按下按键时,端口为低电平。 二:初始化 S1初始化,对应IO口:P2.1 /*S1~P2.1,按下按键端口变为低电平*/ P2DIR &= ~BIT1; //初始化按键S1的IO口P2.1,设置为输入 P2REN |= BIT1; //使能P2.1的电阻 P2OUT |= BIT1; //选择上拉电阻 S2初始化,对应IO口:P1.1 /*S2~P1.1*/ P1DIR &= ~BIT1; //初始化按键
[单片机]
02:按键的使用【MSP430F5529】
告诉你怎么编写一个最简单的单片机程序
在汇编语言中,让某个端口输出高电平或低电平都有专用的语句,以P1.0端口为例: 让该端口输出高电平的语句是: SETB P1.0 让该端口输出低电平的语句是: CLR P1.0 好了,现在我们将小灯接在单片机的P1.0端口上,如下图所示: 由上图可知,当端口P1.0输出高电平时,小灯D不亮,因为小灯中不会有电流通过;当端口P1.0输出低电平时,小灯就亮,因为此时小灯中有电流通过。 要让小灯亮一会儿、灭一会儿,还必须要有一个延时的程序,下面就是让小灯亮一会儿、灭一会儿,交替闪烁的程序: MAIN:;程序开始 SETB P1.0;让P1.0输出高电平 LCALL DELAY;这一行是调用延时子程序 ;目的是让P1.0保持高电平
[单片机]
告诉你怎么编写一个最简单的单片机程序
三极管学习应考虑5个问题
1、对于三极管,它总共有三种工作状态,当它被放在电路中时,我们所要做的第一件事就是判断它在所给参数下的工作状态。(在模电的习题中,除非那道题是专门地考你三极管的状态,否则都是工作在放大区,因为只有这样,管子才能发挥我们想它有的效用。但在数电中,我们却是靠管子的不同状态的切换来做控制开关用的。 2、既然管子基本在放大区,那么它的直流特性就有:be结的电压为0.7V(硅管,锗管是0.2V),发射极电流约等于集电集电流并等于基极电流的贝塔倍。通过这几个已知的关系,我们可以把管子的静态工作点算出来——所谓静态工作点就是:ce间电压,三个极分别的电流。 3、为什么我们得先算出静态工作点呢?这就要弄清直流和交流之间的关系了:在模电里,我们研
[电源管理]
<font color='red'>三极管</font>学习应考虑5个问题
三极管的管脚识别和判别
下面详细介绍用万用表如何识别管脚的方法: 三极管的管型及管脚的判别是电子技术初学者的一项基本功,为了帮助读者迅速 掌握测判方法,笔者总结出四句口诀:“三颠倒,找基极;PN结,定管型;顺 箭头,偏转大;测不准,动嘴巴。”下面让我们逐句进行解释吧。   一、 三颠倒,找基极   大家知道,三极管是含有两个PN结的 半导体 器件。根据两个PN结连接方式 不同,可以分为NPN型和PNP型两种不同导电类型的三极管。    测试 三极管要使用万用电表的欧姆挡,并选择R×100或R×1k挡位。由万用 电表欧姆挡的等效电路可知,红表笔所连接的是表内电池的负极,黑表笔则连接 着表内电池的正极。   假定我们并不知道被测三极管是NPN型还是PN
[模拟电子]
光电三极管和运放组成的驱动电路
光电三极管和运放组成的驱动电路
[模拟电子]
光电<font color='red'>三极管</font>和运放组成的驱动电路
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved