历史上的今天

今天是:2024年11月18日(星期一)

2019年11月18日 | 揭秘英特尔显卡Ponte Vecchio:Xe架构,7nm制程

发布者:BlissfulDreams 来源: 超能网关键字:Ponte  Vecchio  Intel 手机看文章 扫描二维码
随时随地手机看文章

Intel在SC19 HPC峰会正式开始前举办了一场“展前发布会”,会上Raja Koduri介绍了他们在HPC领域中的最新战略,更为重要的是,他揭晓了Intel新的,代号为"Ponte Vecchio"的计算用显卡,它基于Intel倾力打造的Xe架构。

 

图片来自于AnandTech

 

现在的GPU不仅仅是一个渲染计算机图形的处理器,它更是高性能计算领域的常客,Intel表示他们的Xe图形架构非常灵活,可以做到从低功耗领域到高性能计算领域的全覆盖:“一种架构,多种微架构,通用编程模型”,从图上我们也可以看出Intel在GPU领域中的野心非常大,未来Xe显卡架构也将覆盖他们几乎所有的产品线。

 

AnandTech

 

Xe架构的灵活性在于内部微架构的可定制性,或者说就是针对不同市场的关键应用推出相对应的架构,比如说在高性能计算市场上面推出具有高双精度浮点运算性能的产品,而针对AI加速市场可以在架构中塞入更多张量单元来进行针对性的加速。

 

AnandTech

 

上图指出了HPC版本的Xe架构将具有的三个特征,首先是针对AI领域的弹性数据并行向量矩阵引擎,它可以有效加速AI训练。第二个是双精度浮点单元,目前普通游戏图形对于双精度计算的需求并不高,不过在传统的高性能计算市场中,它仍然有着非常大的工作量,所以双精度计算单元仍然是高性能计算卡架构中的一个不可或缺的成员。最后是超高的缓存&内存带宽,对于计算卡来说这是帮助它实现高计算吞吐量的助推力量。

 

图片来自于Tom's Hardware

 

Ponte Vecchio是意大利佛罗伦萨阿诺河上面的一座著名的古桥(AC2故事线起始地),Intel使用了这座古桥的名字作为新的计算卡的代号,它将会使用Intel近年来研发的一系列新技术,比如7nm制程、Foveros 3D堆叠技术和EMIB片间互联技术,不过显卡要等到2021年才会正式登场。而最新基于PCIe 5.0的CXL互联技术可能在它的另一个分支,代号为"Sapphire Rapids"的数据中心级芯片身上亮相。



关键字:Ponte  Vecchio  Intel 引用地址:揭秘英特尔显卡Ponte Vecchio:Xe架构,7nm制程

上一篇:Nordic 推出高端多协议系统级芯片,助力物联网应用
下一篇:英特尔披露全新基于Xe架构的GPU,为HPC和AI工作负载提供优化

推荐阅读

2018年双十一购物狂欢节尽管已经收官,但商品的配送仍然热火朝天,为了让剁手党们尽早拿到快递,快递员真的很辛苦,“双十一派件高峰,小哥熬夜抢快递柜”,“快递员三天两夜睡了不到8小时的觉”,这一类的新闻层出不穷。 最后一公里的快递配送难题如何解决,是各大物流最大痛点。人口红利消失,人力成本飙升的当下,单纯的靠招聘快递员已经不能满足配...
5G的到来,比我们预想的更快。 中国移动副总裁李正茂近日在演讲中介绍了中国移动5G网络商用后的最新进展,他总结成为“3个5”,即5G、50个城市、50000个基站。目前,中国移动的50000个5G基站已经正式开通。
 另外,在中国信息通信研究院的《5G产业经济贡献白皮书》中还提到:预计2020-2025年期间,我国5G商用直接带动的经济总产出达10.6万亿元,直接创造...
为了提升精密制造工厂的自动化水平,制造商已经开始在数控机床领域部署协作机器人。相比于传统工业机器人,协作机器人的灵活性和安全性都更胜一筹。协作机器人采用轻量化设计,外形小巧,即使需要改变工作流程,制造商也能对其进行轻松快速地部署。因此,越来越多制造商在机床上下料工位采用协作机器人,执行工件的自动抓取、上料、下料、装夹、工件移位翻...
近日,有消息称小米旗下一款全新的骁龙870新机已经获得国内3C认证,支持67W快充。  有业内人士认为,该机就是此前曾传言的小米12 mini机型,是一款相对小尺寸的小屏旗舰。  值得一提的是,根据海外爆料者的最新消息,这款“小屏旗舰”不仅拥有出色的性能表现,在影像方面也会配备非常出色的规格。曝小米12 mini影像规格超高  根据博主@st...

史海拾趣

问答坊 | AI 解惑

争排名很幼稚——台积电工程师写给学弟学妹们的信

争排名很幼稚——台积电工程师写给学弟学妹们的信 都说三十而立,但是回头看看却几乎一事无成。 维护中东和平这种大事咱做不了,鸡毛蒜皮的琐事又不愿做,典型的眼高手低。平日里大嘴教育小编们的话,其实对自己同样适用。于是,我开始反省, ...…

查看全部问答∨

dsp视频教程(电子科技大学 )

第一章简略地讨论数字信号处理的基本思想及其优越性。 第二章介绍世界各大公司DSP处理器的最新发展,以及系统设计工程师们最为关心的如何评价和选择DSP处理器的问题。 第三章比较系统地介绍目前在国内外应用最广泛的TI的TMS320C2000、C5000和C600 ...…

查看全部问答∨

定制Wince系统的疑问

1.当我们定制一个系统时候,在NEW platform wizard中要选择对应与开发板的BSP,是不是就是类似于应用层软件的SDK啊? 2.我看过一个资料,上面说BSP包含BOOTLOADER,OAL以及设备驱动等,那platform wizard中的BSP不包括bootloader,是不是bootloader ...…

查看全部问答∨

各位大侠,这堆MOS管主要发挥什么作用?

本人正在学习电动工具电路设计,看到一款电钻的电池包中的一个电路板,其中有多达12块同型号MOS管,不太懂这块电路板中为何用到如此多的MOS管?这些电路的作用和功能是什么?如何选择MOS管型号和关键指标?叩谢 [ 本帖最后由 lord 于 2011-10- ...…

查看全部问答∨

请教一个关于时钟信号的问题

大家好,我是一个FPGA初学者,最近在用赛灵思的片子做项目。我将60M的全局时钟奇分频为800KHZ(输出),同时又把800KHZ当作时钟信号再分频为8KHZ(输出),但是发现place&route的时候报了警告,大致是说我用800KHZ做时钟信号会有超出指标的延迟。 ...…

查看全部问答∨

ads对arm的仿真

我买的是一个lpc2131的arm板子然后总是出现以下情况,我用的是jlink,这样之后就没法烧代码了,然后只有用j-tag烧写之后才能重新编码?我用的烧写方式是debugInRam,另外与debuginflash,reinflash这三种方式有什么区别?…

查看全部问答∨

MSP430FG437数字IO引脚输出低电平电压不正常

新手求教!   现使用MSP430FG437数字IO直接连接PNP三极管基极,以控制三极管实现开关功能。但连接三极管基极的数字IO端口在对应PxOUT控制字为1时,正常输出3.3V高电平,而至低电平时则输出2.3V电压而非典型值。三极管集电极接3.3V供电。反复 ...…

查看全部问答∨

Beaglebone学习汇总贴(不断更新)

把所有Beaglebone学习过程中分享的资料汇总一下,方便大家也方便自己查找 Beaglebone学习之1--初印象 https://bbs.eeworld.com.cn/thread-349026-1-1.html Beaglebone学习之2--LCD屏幕选择,电路设计(完成) https://bbs.eeworld.com.cn/thread- ...…

查看全部问答∨

想了解下STM32读写Flash和中断同时存在的处理思路

写过两款STM32芯片的程序,STM32F107和STM32F207,但总感觉Flash这一块用的不爽。随便说说,当发牢骚了,万一有路过的大神刚好看到了,而恰巧您又有时间的话,给暂指导指导思路那必然也是极好的。     首先,是写Flash,在F1里,Flash倒 ...…

查看全部问答∨
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved