历史上的今天

今天是:2024年11月19日(星期二)

2021年11月19日 | 瑞苏盈科ZynqUltraScale+MPSoC开发套件大幅缩短FPGA设计导入时间

发布者:EE小广播 来源: EEWORLD关键字:瑞苏盈科  MPSoC  开发套件  FPGA 手机看文章 扫描二维码
随时随地手机看文章

瑞苏盈科ZynqUltraScale+ MPSoC开发套件助您大幅缩短FPGA设计导入时间


FPGA技术对于许多应用来说是一种可行的选择,并提供了很多潜力,但许多人认为入门门槛很高,编程非常复杂和费力。然而,得益于Enclustra瑞苏盈科的FPGA和SoC核心板模块,使用FPGA技术从来没有像现在这样容易,也因此更有吸引力。使用Enclustra设计套件,基于工业级核心板模块的开发可以即刻开始,有助于缩短产品上市时间,并将特定产品的开发成本和风险最小化。


image.png


得益于Enclustra的FPGA和SoC模块,使用FPGA技术从来没有像现在这样容易。


FPGA正在征服越来越多的应用领域,考虑到其巨大的并行性能、灵活性和可扩展性,这不足为奇。从简单的接口设备到集成ARM处理器和千兆接口的可编程芯片系统开发——FPGA的可能性几乎是无限的。使用标准FPGA或SoC模块(无论是基于Intel或Xilinx的FPGA或SoC),结合久经验证和优化的IP核,进入FPGA技术快速而容易。Enclustra打造的设计套件提供了一个现成的解决方案,可以即刻启动任何基于FPGA的项目的开发。


进入FPGA技术的世界比你想象的要容易


FPGA特有的技术复杂性可以用强大的标准FPGA或SoC核心板模块封装,这使硬件设计甚至比使用传统的微控制器或DSP要简单得多。对于中小批量产品,使用FPGA或SoC核心板模块特别有优势;对于大批量产品它也值得考虑——不仅仅是在原型开发过程中。



不要第二次发明轮子


采用FPGA和SoC核心板模块做底板相比购买芯片自行整体设计有很多优势。高产量的FPGA或SoC核心板模块现货降低了它们的成本,同时久经验证的产品保证了高可靠性。由于Enclustra不同的核心板模块Pin-to-Pin兼容,因此一个产品后续可以很容易地配备更强大的核心板模块,甚至在开发过程的后期临时更换核心板模块。由于FPGA核心板模块的高功能密度,也降低了底板的复杂性,使其开发速度更快,成本更低。


安装并开始

 

image.png


采用核心板模块可以显著降低上市时间和项目风险。基于Xilinx Zynq UltraScale+ MPSoC的Enclustra水星XU5是一个完整而强大的嵌入式处理系统,面积比信用卡还要小。将其插入一个针对特殊应用的底板就可以工作了。


Enclustra提供基于Intel和Xilinx的FPGA和SoC的广泛的核心板序列。标准FPGA SoC核心板(System on Module, SoM)中的一款是水星XU5,它将Xilinx Zynq UltraScale+ MPSoC器件和快速DDR4 ECC SDRAM、eMMC flash、quad SPI flash、双Gigabit Ethernet PHY、双USB 3.0相结合形成了一个完整而强大的嵌入式处理系统。这个实用的嵌入式处理平台为用户提供了一个功能强大且随时可用的系统,而不必担心特定技术的细节。支持的操作系统为Linux和VxWorks(Wind River Helix Virtualization Platform)。该模块有宽温级和工业级型号,由单个5~15V电源供电,这进一步简化了底板的开发。该核心板甚至可以为底板上的电路供电,最大限度地减少对电源转换器的需求。


利用开发套件即刻开始

 

image.png

这款Enclustra开发套件包含您开始开发需要的一切,包括2个视觉AI Demo。


为了进一步缩短基于 Xilinx Zynq UltraScale+ MPSoC的任何应用的开发时间,Enclustra提供2款开发套件,基于水星XU5和火星XU3。这两款开发套件可以即刻运行视觉AI Demo,它们都包含您开始开发需要的一切:


Xilinx SoC核心板

底板

USB摄像头

散热器

线缆及电源

Micro SD card

 

image.png

广泛而详细的文档使得组装套件和编译AI Demo变得轻而易举。


包含所有资源的2个示例demo:


AI人脸检测

图像分类


它们基于ResNet50和Xilinx Vitis AI。要运行它们,只需要几个简单的步骤:


1.装配套件并将其连接到PC和显示器

2.打开连接到开发套件的串口

3.以root/root登陆

4.以此命令运行demo:facedetect

5.USB摄像头的实时视频显示在显示器上


开发套件用户手册详细说明了如何从源代码中编译示例demo,并为您自己的项目提供了基础。为了进一步缩短上市时间,Enclustra为其产品提供广泛的设计支持和全面的生态系统,提供所有所需的硬件、软件和支持材料。详细的文档和参考设计使入门变得容易。Enclustra提供了用户手册、原理图、3D模型、PCB封装、差分I/O净长度表和基于Linux的Board Support Package (BSP)。


下列资料和软件可供用户下载:


开发套件快速使用手册

开发套件用户手册

核心板和底板的用户手册

参考设计

PetaLinux board support package (BSP)

基于Buildroot的Linux BSP

Module pin connection guidelines

Master pinout

Footprints

3D模型(STEP)

IO净长

原理图

Altium design文件(底板)

应用笔记


瑞苏盈科开发套件有助于缩短任何基于Xilinx Zynq UltraScale+ MPSoC的应用的上市时间,无论是图像处理、机器视觉、测试和测量、通信或医疗:有了瑞苏盈科核心板,开发时间可以减半。所以,使用瑞苏盈科开发套件即刻开始您的项目吧!


IP方案使项目开发更高效


DSP系统,通用DSP库为最常见的数字信号处理组件提供高效的FPGA实现,如FIR和CIC滤波器、混频器、CORDIC和函数逼近。它还提供将DSP系统连接在一起所需的必要的胶合逻辑,如多路复用器、流分配器、缓冲区、TDM并行转换器和定点格式转换器。


流缓冲控制器简化数据传输


Enclustra瑞苏盈科的FPGA Manager IP解决方案通过USB 3.0、千兆以太网或PCI Express实现了主机PC和FPGA之间简单而高效的数据传输。该解决方案包括一个主机软件库(DLL)和一个用于FPGA的IP核。用户应用程序通过一个简单的API与FPGA通信,该API使用隐藏底层协议复杂性的读/写命令。支持流访问和内存映射访问。


运动控制


模块化的通用驱动控制器IP核包括控制频率超过200kHz的8个轴(即电机)所需的一切:从A/D转换器接口到位置、速度和电流控制器,通过编码器或解析器的位置检测,功率级的控制逻辑。支持直流,无刷直流和2或3相步进电机。磁场定向控制可用于无刷直流电机(BLDC),支持步进电机的等步细分控制。


虚拟FIFO


流缓冲控制器IP核为FPGA而优化,并实现了一个多功能的流到内存映射DMA桥,最多有16个独立的流。IP核允许外部内存设备中的数据缓冲,以提供高达4兆字节内存大小的虚拟FIFO能力。它为每个写和读数据流提供了一个AMBA AXI4-Stream接口。一个公共内存映射主接口(AXI4或Avalon)可用于访问外部内存设备。


IP核高度可配置,如每个流的操作模式、缓冲区大小和缓冲区地址。配置是通过内存映射的从接口完成的,可以通过嵌入式CPU、FPGA管理程序或VHDL中的特定的应用程序流配置控制器完成。


关键字:瑞苏盈科  MPSoC  开发套件  FPGA 引用地址:瑞苏盈科ZynqUltraScale+MPSoC开发套件大幅缩短FPGA设计导入时间

上一篇:全新版本莱迪思sensAI解决方案集合加速下一代客户端设备
下一篇:合见工软发布先进FPGA原型验证系统

推荐阅读

Excelon™LP F-RAM™为关键的用户数据提供无故障存储,并最大程度地延长电池续航时间全球领先的嵌入式解决方案提供商赛普拉斯半导体公司(Cypress Semiconductor Corp.)(纳斯达克代码:CY)日前宣布,推出超低功耗非易失性数据记录解决方案。最新一代的便携式医疗设备、可穿戴设备及其他物联网(IoT)应用要求非易失性存储器能够记录持续累积的用户和...
可折叠设备是智能手机市场中期待已久的颠覆者,早期采用者热衷于追求大胆的新型设备。 但是主流市场对可折叠设备的接受程度将取决于解决当前采用障碍的程度。 评估消费者对可折叠智能手机的需求后,Strategy Analytics用户体验策略(UXS)发布的最新研究报告发现,可折叠形式的认知价值并未超过增加的成本。 报告的关键发现包括: 对于英国和美国的绝大多...
新浪数码讯 11月18日消息,今天苹果正式推出App Store⼩型企业和个体开发者计划,针对每年营收少于100万美元的⼩型企业采取降低抽成的措施,App Store佣⾦降⾄15% ;该计划将于2021年1⽉1⽇正式启动。  这对于苹果来说意义重大。App Store应用商店,是苹果运营着iOS生态系统内唯一的软件和数字内容平台,在应用商店的App销售收入中,苹果的...
2021年11月18日,北京智联安科技有限公司(以下简称“智联安”)举办上海分公司成立仪式,宣布上海分公司正式成立。智联安创始人&CEO吕悦川、创始人&CTO 钱炜、市场销售高级副总裁王志军、上海分公司总经理李立鹏以及5G物联网产业联盟、移远通信、广和通、涂鸦智能、有方科技、高新兴物联、移柯通信、合宙通信、四川爱联科技、上海尧远通信、上海宽翼通信...

史海拾趣

问答坊 | AI 解惑

AVR比51好在哪里

我原来都用51,听说AVR速度又快又抗干扰,是这样吗?AVR比51究竟好在哪里?…

查看全部问答∨

请教:如何解决继电器干扰4013

我设计制作了一控制电路,用4013制作了个单稳态和双稳态,控制信号触发单稳态,单稳态触发双稳态,双稳态通过9014控制继电器。开始调试还可以,后来继电器就严重干扰了双稳态指使双稳态电路自动多次转换状态。可以判定继电器的干扰没有干扰单稳态及 ...…

查看全部问答∨

上个问题无果,重新问一个,ppp协商完成后发送的7E 21 46什么意思?

这是一个cdma上网拨号软件方面的 上次问modem拨号成功,并且ppp协商获得ip地址而且也确认了,但是我在电脑上ping 10.0.0.172还是不通,是不是还要设置什么?电脑还有正常宽带连接中,没有得到解答,我抓取了其他拨号软件在ppp完成后发送的数据,但 ...…

查看全部问答∨

求助!WINCE下没有文件夹对话框。

VC下SHBrowseForFolder就行了,但是在WINCE下好像用不成,大家都是怎么解决的? 另外,为什么我用CFileDialog对话框能出现,但是里面没有文件,切换文件夹也是空的。…

查看全部问答∨

急啊,快疯了.关于vxworks for powerpc的cache问题

使用的是powerpc的mpc860. 操作系统是vxworks. 我想禁止cache功能. 是不是在confih.h里直接undef user_i_cache_enable,undef user_d_cache_enable就可以了? 我的问题就出在这里. 我是这么做的,但是在调试的时候,还能看到对cache的初始化,包括 ...…

查看全部问答∨

关于vxworks接收广播数据的问题!

我用的IP是10.125.131.198。对方广播时,我用EtherPeek软件能监视到广播数据是发送到10.125.131.255的,可我的vxworks软件就是收不到。但我把IP改到192.168.0.198之后,对方的广播发送到192.168.0.255我就能收到了;或者对方把广播IP改为10.255.255 ...…

查看全部问答∨

申请试用TI MSP-EXP430G2

申请试用TI MSP-EXP430G2触摸式智能家居控制、安防控制和传感器方面 10.15-10.31 板子开发环境和片上外设熟悉、测试11.1-11.10 产品功能设计、PCB绘制11.11-11.20 程序编写、调试11.21-11.30 产品测试、发布心得体会和过程分 触摸式控制居室灯光 ...…

查看全部问答∨

STM32F103增强型产品的基本信息

这是Datasheet的第一页,连夜翻译出来,供各位先睹为快。其他部分,我会很快译出供大家参考。…

查看全部问答∨

单片机MSC-51学习笔记

上了这个论坛才真正开始接触单片机,本来自己是一点基础都没有(我没有上过大学),无意间接了辛昕的任务才开始接触这些知识,刚开始也没有想到会让我做任务,抱着试试的心里,虽然最后还是有很多没有做好,这点是很遗憾的,但也让自己进入了这个单 ...…

查看全部问答∨

无线龙的cc2530使用中的一些问题

我在zigbee程序把控制led的引脚置1,但是led不稳点,始终在高频率闪烁,这个是什么原因?…

查看全部问答∨
小广播
最新嵌入式文章
何立民专栏 单片机及嵌入式宝典

北京航空航天大学教授,20余年来致力于单片机与嵌入式系统推广工作。

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

电子工程世界版权所有 京ICP证060456号 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved