加入交流群  

扫一扫,添加管理员微信
备注:参考设计,即可被拉入群
和也在搞设计小伙伴们碰一碰

收藏 

评论 

toothache 发布

NB7V33MMNGEVB,差分时钟分频器评估板

使用 ON Semiconductor 的 NB7V33MMNG 的参考设计

 
设计简介
NB7V33MMNGEVB,差分时钟分频器评估板。 NB7V33M 是一款具有异步复位功能的差分 4 时钟分频器。差分时钟输入包含内部 50 欧姆终端电阻,可接受 LVPECL、CML 和 LVDS 逻辑电平。 NB7V33M 生成输入时钟的 div 4 输出副本,运行频率高达 10GHz,抖动最小。复位引脚在上升沿被置位。上电后,内部触发器将达到随机状态。复位允许系统中多个 NB7V33M 的同步。 16mA 差分 CML 输出提供匹配的内部 50 欧姆端接,当外部接收器以 50 欧姆端接至 VCC 时,该端接可提供 400mV 输出摆幅

说明

  • NB7V33MMNGEVB, Differential Clock Divider Evaluation Board. The NB7V33M is a differential divide by 4 Clock divider with asynchronous reset. The differential Clock inputs incorporate internal 50-ohm termination resistors and will accept LVPECL, CML and LVDS logic levels. The NB7V33M produces a div 4 output copy of an input Clock operating up to 10GHz with minimal jitter. The Reset pin is asserted on the rising edge. Upon power up, the internal flip-flops will attain a random state. The Reset allows for the synchronization of multiple NB7V33Ms in a system. The 16mA differential CML output provides matching internal 50-ohm termination which provides 400mV output swing when externally receiver terminated with 50-ohm to VCC

主要特色

  • Operating Frequency
    10000 MHz
参考设计图片
×
相关文档

!注意:请使用浏览器自带下载,迅雷等下载软件可能无法下载到有效资源。

 
相关器件
器件 类型 描述 数据手册
NB7V33MMNG Clock Buffers and Drivers Clock Divider Buffer 1-OUT 1-IN 1:1 16-Pin QFN EP Tube 点击下载
群聊设计,与管理员及时沟通

欢迎加入EEWorld参考设计群,也许能碰到搞同一个设计的小伙伴,群聊设计经验和难点。 入群方式:微信搜索“helloeeworld”或者扫描二维码,备注:参考设计,即可被拉入群。 另外,如您在下载此设计遇到问题,也可以微信添加“helloeeworld”及时沟通。

 
查找数据手册?

EEWorld Datasheet 技术支持

论坛推荐 更多
更新时间2024-11-07 22:39:57

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

EEWORLD参考设计中心

站点相关: TI培训 德州仪器(TI)官方视频课程培训

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved