首页 > 电源电路 > 运算放大器和达林顿晶体管的恒流源电路图

运算放大器和达林顿晶体管的恒流源电路图

来源:互联网发布者:黄土马家 关键词: 恒流源电路 晶体管 电路图 运算放大器 更新时间: 2020/07/21

电路由于采用达林顿晶体管BSY86后输出电流较大。输出电流最大值由电阻R=150欧限制,输出电流的大小由电位器RP1调节,并且与负载电阻Rl无关而保持常数。图中电位器RP1采用10k欧,电流可在5uA~40mA范围内调节。

运算放大器输入端A、B、C三点所围部分可用电位器RP1代替,此时BSY86的发射极电位可通过RP2调整到对地-0.6V,电位器滑动触点对稳压管正端电位为-12V,于是电阻R和电位器RP1可以取消。

点击看大图

提问/讨论 常见疑问?

这里还没有内容,您有什么问题吗?

我要提问/讨论

推荐帖子 最新更新时间:2024-11-21 20:13

【晒样片】+申请TI样片效率真是很高
话说TI免费申请样片活动又开始了,有样片可供使用,还有机会抽奖,此等好事当然要鼎力支持了!(抄袭抄袭 ) 以前总以为样片很难申请,看到坛友顺利申请到样片,我也试了一下,很是方便,快捷,周一申请的,周三就收到了,这速度,这效率。 MSP430FR41
 newnew0601TI技术论坛
dsp28335 Ecap总结
1.通过脉冲捕获模块捕获脉冲量的上升沿与下降沿,进而计算脉冲的宽度和占空比。 2.6组ecap模块,也可作为apwm输出使用。 3.特点 1)150MHZ系统时钟下,32位时基的分辨率为6.67ns 2)4级深度 3)可配置为单通道Apwm模式 4.单次模式和连续模
 灞波儿奔微控制器 MCU
赚分,速结
0 赚分,速结 0
 后学嵌入式系统
Verilog 黄金参考指南
Verilog 黄金参考指南 Verilog 黄金参考指南 多谢分享啊,呵呵呵呵呵呵呵呵呵 thanks very much 谢谢。 ~~~~~~~~~~~~~
 chensi010614FPGA/CPLD
用单片机实现蓝牙功能
本帖最后由 paulhyde 于 2014-9-15 03:20 编辑 用单片机实现蓝牙功能 用单片机实现蓝牙功能 本帖最后由 paulhyde 于 2014-9-15 03:20 编辑 ding 本帖最后由 paulhyde 于 2014-9-15 03
 江汉大学南瓜电子竞赛
FPGA精华学习资源推荐(六)--Altera FPGA/CPLD设计 (基础篇)
FPGA精华学习资源推荐(六)-- Altera FPGA/CPLD设计 (基础篇) FPGA从诞生以来经历了从配角到主角的转变,FPGA主要用于取代复杂的逻辑电 路,现在重点强调平台概念,当集成数字信号处理器、嵌入式处理器、高速串行和其
 tiankai001下载中心专版
热门下载

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

EEWORLD 电路图 站点相关: 下载中心 Datasheet 参考设计

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved