首页 > 电源电路 >电源电路图 > 电路设计参考图

电路设计参考图

来源:互联网发布者:MartinFowler 更新时间: 2013/03/12

图中精密全波整流电路的名称,纯属本人命的名,只是为了区分;除非特殊说明,增益均按1设计.

图1是最经典的电路,优点是可以在电阻R5上并联滤波电容.电阻匹配关系为R1=R2,R4=R5=2R3;可以通过更改R5来调节增益

图2优点是匹配电阻少,只要求R1=R2

图3的优点是输入高阻抗,匹配电阻要求R1=R2,R4=2R3

图4的匹配电阻全部相等,还可以通过改变电阻R1来改变增益.缺点是在输入信号的负半周,A1的负反馈由两路构成,其中一路是R5,另一路是由运放A2复合构成,也有复合运放的缺点.

图5 和 图6 要求R1=2R2=2R3,增益为1/2,缺点是:当输入信号正半周时,输出阻抗比较高,可以在输出增加增益为2的同相放大器隔离.另外一个缺点是正半周和负半周的输入阻抗不相等,要求输入信号的内阻忽略不计

图7正半周,D2通,增益=1+(R2+R3)/R1;负半周增益=-R3/R2;要求正负半周增益的绝对值相等,例如增益取2,可以选R1=30K,R2=10K,R3=20K

图8的电阻匹配关系为R1=R2

图9要求R1=R2,R4可以用来调节增益,增益等于1+R4/R2;如果R4=0,增益等于1;缺点是正负半波的输入阻抗不相等,要求输入信号的内阻要小,否则输出波形不对称.

图10是利用单电源运放的跟随器的特性设计的,单电源的跟随器,当输入信号大于0时,输出为跟随器;当输入信号小于0的时候,输出为0.使用时要小心单电源运放在信号很小时的非线性.而且,单电源跟随器在负信号输入时也有非线性.

图7,8,9三种电路,当运放A1输出为正时,A1的负反馈是通过二极管D2和运放A2构成的复合放大器构成的,由于两个运放的复合(乘积)作用,可能环路的增益太高,容易产生振荡.

精密全波电路还有一些没有录入,比如高阻抗型还有一种把A2的同相输入端接到A1的反相输入端的,其实和这个高阻抗型的原理一样,就没有专门收录,其它采用A1的输出只接一个二极管的也没有收录,因为在这个二极管截止时,A1处于开环状态.

结论:
虽然这里的精密全波电路达十种,仔细分析,发现优秀的并不多,确切的说只有3种,就是前面的3种.
图1的经典电路虽然匹配电阻多,但是完全可以用6个等值电阻R实现,其中电阻R3可以用两个R并联.可以通过R5调节增益,增益可以大于1,也可以小于1.最具有优势的是可以在R5上并电容滤波.

图2的电路的优势是匹配电阻少,只要一对匹配电阻就可以了.

图3的优势在于高输入阻抗.

其它几种,有的在D2导通的半周内,通过A2的复合实现A1的负反馈,对有些运放会出现自激. 有的两个半波的输入阻抗不相等,对信号源要求较高.
两个单运放型虽然可以实现整流的目的,但是输入\输出特性都很差.需要输入\输出都加跟随器或同相放大器隔离.
各个电路都有其设计特色,希望我们能从其电路的巧妙设计中,吸取有用的.例如单电源全波电路的设计,复合反馈电路的设计,都是很有用的设计思想和方法,如果能把各个图的电路原理分析并且推导每个公式,会有受益的.

最后的结论供大家在电路设计的时候参考.

电路设计参考图

提问/讨论

这里还没有内容,您有什么问题吗?

我要提问/讨论

推荐帖子 最新更新时间:2024-11-21 18:53

Xilinx FPGA设计权威指南
《EDA工程技术丛书:Xilinx FPGA设计权威指南》系统、全面地介绍了基于Xilinx可编程逻辑器件设计的方法、理论和应用。全书共分14章,内容包括Xilinx可编程逻辑器件设计流程导论、Xilinx可编程逻辑器件结构及分类、HDL高级设计技术、基于HDL的设计技术、基于原
 白丁FPGA/CPLD
有没有人知道单片机复位的原理(我指的是单片机内部)
闲来无聊,思考一下这个问题! 我指的不是我们常见的阻容复位、脉冲复位这种。 我是想知道单片机内部的情况,接受复位脉冲后,单片机如何同时初始化所有的寄存器?? 内部的复位电路是什么样子的,应该会会是针对每个寄存器都设计复位电路吧。 有没有人知道单片机复位的原理(我指的是单片机内部)
 通宵敲代码单片机
PCB的core常见厚度有哪几种?
PCB的core常见厚度有哪几种?固化片的厚度一般是多少? PCB的core常见厚度有哪几种? core的厚度一般: .05MM,0.10MM,0.13MM,0.21MM,0.25MM,0.36MM,0.51MM.0.71mm,1.0MM,1.2MM,1.6MM.2.0MM 等
 kataRF/无线
不用频率计矫正ICOM IC-725频偏
收了一台全新的ICOM的IC-725,作为收藏和研究用,使用中觉得该机操作简单便捷,接收不错,但频率有70HZ的频偏,正常显示的频率下听HAM的语音有变调,用725的RIT旋钮可以矫正接收频率,但却不能矫正发射频率,以至于和熟悉朋友通联时朋友说我的声音变调,听不出是我自己。 为了
 Jacktang无线连接
毕业设计 智能低频大功率信号源 的设计
就是一个用DDS设计一个 信号发生器。。不过要用单片机控制。。 本人FPGA课程是选修课,还没入门。 望各位高手帮我渡过难关,小弟不胜感谢。(要有 总原理图 和总程序。。 ) 设计要求不高,能输出个正弦波就行。。哪位高手有这方面资料的话可直接发到我邮箱里 xiaoleng86@
 瑞康FPGA/CPLD
关于ADC单次转换 STM32CubeMX设置
问一下 STM32 ADC单次转换 我想要采样一次中断,把这个数据输入到缓冲区,然后继续第二次采样,依次类推,STM32CubeMX是不是这样设 关于ADC单次转换 STM32CubeMX设置
 QIHAO74stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

EEWORLD 电路图 站点相关: 下载中心 Datasheet 参考设计

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved