首页 > 电源电路 > LED去电源化过程中如何降低频闪的通用技术路线?

LED去电源化过程中如何降低频闪的通用技术路线?

来源:互联网发布者:狂妄火龙果 关键词: 电源 更新时间: 2021/10/15

通常情况下,在讨论“去电源化”, “去电源化”包括完全不采用电源或者去掉电源的部分功能模块。去电源化也可以在不同的层级进行,包括:在芯片层级进行、在电子元器件层级进行、在灯具层级进行。

目前的情况:去电源化在不同的层级,采用完全不同原理的多种专利技术路线被提出。

问题:有没有一种可以应用于所有层级的通用的降低频闪的原理和基于此原理的专利技术路线,而不需要对于不同的层级采用不同的原理去开发不同的技术路线呢?

本文介绍一种通用的降低频闪的原理和基于此原理的技术路线。

这种技术路线的特点是:其原理既可以应用于芯片层级、电子元器件层级、以及灯具/电路层级。

LED去电源化过程中如何降低频闪的通用技术路线?

下面简单介绍通用的降低频闪的原理。

为了简化画图和分析,假定:

(1)移相后的交流电流的波形不变,仍是正弦波。虽然在移相后,波形有变化,但是,并不影响通用的降低频闪的原理,只需要调整不同的输入的交流电流之间的相位差,以便达到所需的结果;

(2)在工作电流范围内,发光亮度基本上与电流成正比(Lumileds)。因此,虽然下面只对电流进行分析,结论适用于发光亮度。

众所周知,频闪对人眼的影响主要取决于光亮度的最大值与最小值的差别(百分比频闪)和最大值的振荡频率。

通用的基本原理是:输入不同相位的交流电流,分别整流后进行叠加,形成总电流,采用总电流驱动LED灯具,其结果是:

(1)总电流的最大值的振荡频率增加,因此,光亮度的最大值的振荡频率增加;

(2)总电流的最大值与最小值的差别减小,因此,光亮度的百分比频闪减小;

(3)叠加后的总电压没有等于0(或者小于2.8伏)的瞬间。因此,灯具没有不发光的瞬间。

因此,总电流驱动的LED灯具的亮度的频闪降低到与其他灯具相同甚至更好的水平,即,这种原理可以达到对于灯具的频闪的要求。

下面举几个例子来说明通用的降低频闪的原理是如何降低频闪的。

一个输入的正弦交流电流:整流后的归一化的波形如下(图16):

对于2个相位差为90°的输入的正弦交流电流:分别整流后,但是没有互相叠加,2个脉动直流电流的归一化图形如图17:

把展示的2个相位差为90°的输入的正弦交流电流分别整流后得到的脉动直流电流进行叠加,得到总电流。归一化的总电流的波形(以2个无相位差的输入的正弦交流电流分别整流、叠加后的总电流的最大值为1)。

为了展示通用的降低频闪的原理的功能,进行比较:中,菱形( )表示2个无相位差的输入的正弦交流电流分别整流、叠加后的归一化的总电流,方形( )表示2个相位相差为90°的输入的正弦交流电流分别整流、叠加后的归一化的总电流(以2个无相位差的输入的正弦交流电流整流、叠加后的总电流的最大值为1)。

对于3个相位分别为0°,60°,120°的输入的正弦交流电流:分别整流、叠加后的归一化的总电流的波形(以3个无相位差的输入的正弦交流电流分别整流、叠加后的总电流的最大值为1):

为了展示通用的降低频闪的原理的功能,进行比较:菱形表示三个无相位差的输入的正弦交流电流分别整流、叠加后的归一化的总电流,方形表示3个相位相差为60°的输入的正弦交流电流分别整流后,叠加的归一化的总电流。

很明显的展示:

(1)不同相位的输入的交流电流分别整流后叠加的总电流的最大值和最小值之间的差别减小,因此,总电流所产生的光亮度的百分比频闪减小;

(2)总电流以及产生的光亮度的最大值的振荡频率增加;

(3)总电流以及产生的光亮度没有为0的瞬间。

因此,采用通用的频闪对人眼的影响减小。

如果继续增加输入的交流电流的数目,例如,输入4个相位分别为:0°,45°,90°,135°的交流电流,甚至输入8个相位分别为:0°,22.5°,45°,67.5°,90°,112.5°,135°,157.5°的交流电流,分别整流后叠加,总电流的最大值和最小值之间的差别进一步减小,因此,产生的光亮度的百分比频闪进一步减小;总电流以及产生的光亮度的最大值的振荡频率进一步增加。

菱形表示分别整流后叠加的总电流的最小值与最大值的百分比(右侧纵坐标),方形表示分别整流后叠加的总电流的最大值的振荡频率(左侧纵坐标)。

以50Hz交流电为例,整流后,脉动电流最大值的振荡频率为100Hz。

1)对于2个相位差为90°的输入交流电流,分别整流后叠加的总电流的最小值是最大值的70%,最大值的振荡频率大于200Hz。因此,总电流产生的光亮度的百分比频闪 = 18%。好于采用磁镇流器的日光灯的百分比频闪28%。

2)对于3个相位角分别为0°、60°、120°的输入的交流电流,分别整流后叠加的总电流的最小值是最大值的85%以上,最大值的振荡频率接近400Hz。因此,总电流产生的光亮度的百分比频闪 = 8%。达到白炽灯的百分比频闪8%的水平。

3)对于4个相位角分别为0°、45°、90°、135°的输入的交流电流,分别整流后叠加的总电流的最小值是最大值的90%以上,最大值的振荡频率接近500Hz。因此,总电流产生的光亮度的百分比频闪 = 5%。达到采用电子镇流器的节能灯的百分比频闪5%的水平。

4)输入的交流电流的个数越多,相应的相位差的角度越小,分别整流后叠加的总电流的最小值与最大值的比例越接近于1,最大值的振荡频率越大。因此,总电流产生的光亮度的百分比频闪越小,光亮度的最大值的振荡频率越大,频闪对人眼的影响越小。

其中,百分比频闪是按照能源之星的公式计算。

提问/讨论

这里还没有内容,您有什么问题吗?

我要提问/讨论

推荐帖子 最新更新时间:2024-11-21 20:32

请问 脉动直流信号能否通过电容
图3:把交流信号变成脉动的直流信号 图中,上图是交流正弦信号,它当然能通过电容,只是电流和电压之间会出现90度的相位移动。如果我们把此交流正弦信号上移,使得它变成脉动直流,试问:电容可否让它通过? 请问 脉动直流信号能否通过电容 任何实际的信号,总可以展开
 深圳小花电源技术
哪位朋友有用过STM32F103C8T6 的485接口用adm3485芯片的。
求个电路图,adm3485是半双工的,我自己的电路图不知道怎么回事不通。请高手看看 ,有没有朋友用过这样的芯片来来做stm32f103c8t6的485口的啊 哪位朋友有用过STM32F103C8T6 的485接口用adm3485芯片的。 你要单向通讯? DI 怎么是接地的? 电
 ezezystm32/stm8
结合FPGA与结构化ASIC进行设计
由于结构化ASIC具有单位成本低、功耗低、性能高和转换快(fast turnaound)等特点,越来越多的先进系统设计工程师正在考虑予以采用。在结构化ASIC中,像通用逻辑门、存储器、锁相环和I/O缓存这些功能性资源都嵌在芯片内部经过预设计和预验证的基层中。然后,该层和顶部少数金
 lllFPGA/CPLD
USB3.0物理层发送端测试方案
USB3.0物理层发送端测试方案 USB3.0物理层发送端测试方案 挺有用的,谢谢分享啊,哈哈
 安_然测试/测量
国赛之----TI高性能模拟器件在大学生创新设计中的应用及选型指南
全国大学生电子竞赛之----TI高性能模拟器件在大学生创新设计中的应用及选型指南 国赛之----TI高性能模拟器件在大学生创新设计中的应用及选型指南 收藏了 收藏了 谢谢分享。
 qwqwqw2088模拟与混合信号
分享贴片电阻电容手焊心得
嘿嘿。。。以下是我对小元件手焊的一些总结。。。。希望能让坛友们的焊接水平上一台阶。。。。可般人我可不传的哦 ! 分享贴片电阻电容手焊心得 这是什么烙铁呢 935恒温烙铁呀!这图是关键,还有要注意元件现在的位置哦!其它类型的烙铁头(包括其它烙铁)也也是差不多的!
 xuwangqing综合技术交流
热门下载

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版 版权声明

EEWORLD 电路图 站点相关: 下载中心 Datasheet 参考设计

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved